Цифровые устройства и микропроцессорные системы. Задачи и упражнения: Учебное пособие (Представление чисел и арифметические операции в цифровых устройствах. Микропроцессорные устройства и системы на базе МП КР580ВМ80), страница 103

;метке ADR1

20        ADR5:             IN        PORT1                        ;Ввод нового элемента из порта ввода

MOV   M,A                             ;Включение нового элемента в конец

;очереди в ячейку ОЗУ по адресу в паре

;(HL)

21                                INX     H                                 ;Модификация указателя адреса конца

;очереди ADRK: (HL)¬(HL) + 1

22                                INR     C                                 ;Счет в счетчике (С) длины очереди

23                                JMP     ADR1                          ;Переход к метке ADR1 и продолжение

;формирование очереди.

Примечание. При необходимости в алгоритм и программу могут быть включены блоки, и команды проверки отсутствия переполнения очереди иди пустой очереди (сравнение содержимого счетчика в регистре  С с заданной длиной N очереди или с ООН).

Приложение 1. СВЕДЕНИЯ О МИКРОСХЕМАХ ТТЛ СЕРИЙ 133, 134, 155 и 531

Таблица П1.1. Электрические параметры базовых схем ТТЛ-типа

Параметр

Серия

133, 155

134

531 с диодами Шотки

Выходное напряжение «0» U0вых. В, не более

0,4

0,3

0,5

Выходное напряжение «1» U1вых. В, не менее

2,4

2,3

2,7

Коэффициент разветвления по выходу kраз

10

10

10

Среднее время задержки

tз ср, нс, не более

20

Н = 15 пФ)

100

Н = 40 пФ)

5

Н = 15 пФ)

Средняя статическая мощность потребления Рпот, мВт, не более

22

2

19

Частота переключений f, МГц, не более

10

3

50

Таблица П1.2. Функциональное назначение ИС ТТЛ

Функциональное назначение

Обозначение

Номер рисунка

Четыре логических элемента 2И-НЕ (133, 155)

ЛА3

П1.1,а

Четыре логических элемента 2И-НЕ (134)

ЛБ1

П1.1,6

Три логических элемента ЗИ-НЕ (133, 155)

А4

П1.2

Два логических элемента 4И-НЕ (133, 155)

ЛА1

П1.3 для (155)

Два логических элемента 4И-НЕ (134)

ЛБ2

Логический  элемент 8И-НЕ (133, 134, 155)

ЛА2

П1.4

Два логических элемента 2И-2ИЛИ-НЕ (133, 134, 155)

ЛР1

П1.5

Шесть логических элементов НЕ (155)

ЛН1

П1.6

Четыре логических элемента 2ИЛИ-НЕ (133, 155)

ЛЕ1

П1.7

Четыре логических элемента 2И (133, 155)

ЛИ1

П1.8

Два логических элемента 4И (155)

ЛИ6

Четыре логических элемента 2ИЛИ (133, 155)

ЛЛ1

П1.9

Два триггера Шмитта с логическим элементом на входе (133, 155)

ТЛ1

П1.10

Четыре D-триггера с прямым и инверсными выходами (133, 155)

ТМ7

П1.11

Четыре D-триггера (133, 155)

ТМ5

П 1.12

Два D-триггера (133, 134, 155)

ТМ2

П1.13

JK - триггер с логикой на входе (133, 134, 155)

ТВ1

П1.14 (для 133,155)

Четыре 2-входовых элемента «исключающее ИЛИ» (155)

ЛП5

-

Селектор-мультиплексор на восемь каналов со стробированием (133, 155)

КП7

П1.15

Дешифратор- демультиплексор четыре линии на 16

(133, 134, 155)

ИД3

П1.16

Два 4-входовых расширителя по ИЛИ (133, 155)

ЛД1

-

Одноразрядный полный сумматор (133, 155)

ИМ1

-

Двухразрядный сумматор (133, 155)

ИМ2

-

Четырехразрядный сумматор (133, 155)

ИМЗ

-

Одновибратор с логическим элементом на входе (133, 155)

АГ1

-

Четырехразрядный универсальный сдвигающий регистр (133, 134, 155)

ИР1

П1.17 (133.155)

Реверсивный 8-разрядный регистр сдвига (133,155)

ИР 13

-

Четырехразрядный регистр с тремя состояниями выхода (155)

ИР15

-

Восьмиразрядная схема контроля четности и нечётности (134, 155)

ИП2

-

Схема быстрого переноса для арифметическо-логического узла (134, 155)

ИП4

Четырехразрядный двоичный реверсивный счетчик (133, 155)

ИЕ7

П1.18

Двоичный счетчик (133, 134, 155)

ИЕ5

П1.19 (133.155)