Структурные и поведенческие модели цифрового узла в пакетах DesignLab 8, OrCAD 9.1, Active HDL 6.1, страница 2

Входы

Выходы

Примечание

#EZ

S2

S1

S0

D0

D1

D2

D3

D4

D5

D6

D7

#Q

Q

H

X

X

X

X

X

X

X

X

X

X

X

Z

Z

Запрещение выходных данных (выходы в третьем состоянии).

L

L

L

L

L

X

X

X

X

X

X

X

H

L

Выходное значение зависит от комбинации значений сигналов на входах выбора и соответствующем информационном входе (рабочий режим).

L

L

L

L

H

X

X

X

X

X

X

X

L

H

L

L

L

H

X

L

X

X

X

X

X

X

H

L

L

L

L

H

X

H

X

X

X

X

X

X

L

H

L

L

H

L

X

X

L

X

X

X

X

X

H

L

L

L

H

L

X

X

H

X

X

X

X

X

L

H

L

L

H

H

X

X

X

L

X

X

X

X

H

L

L

L

H

H

X

X

X

H

X

X

X

X

L

H

L

H

L

L

X

X

X

X

L

X

X

X

H

L

L

H

L

L

X

X

X

X

H

X

X

X

L

H

L

H

L

H

X

X

X

X

X

L

X

X

H

L

L

H

L

H

X

X

X

X

X

H

X

X

L

H

L

H

H

L

X

X

X

X

X

X

L

X

H

L

L

H

H

L

X

X

X

X

X

X

H

X

L

H

L

H

H

H

X

X

X

X

X

X

X

L

H

L

L

H

H

H

X

X

X

X

X

X

X

H

L

H

5. Реальные задержки распространения сигналов микросхемы.

Максимальные задержки распространения сигналов микросхемы КР1533КП15 [пособие 1, стр. 209-210] представлены в таблице 3. В связи с тем, что на приведённой в пособии схеме не удалось найти возможность реализовать все задержки распространения, две из них пришлось скорректировать (уменьшение произведено в меньшую сторону для обеспечения первоначальных задержек). Задержки из пособия указаны в скобках там, где они были изменены.

Таблица 3. Максимальные задержки распространения микросхемы КР1533КП15.

Обозначение

Пояснения

Задержка, нс.

tPLH

Время задержки распространения сигнала при выключении:

§  От выводов 1-4, 12-15 к выходу Q

§  От выводов 1-4, 12-15 к выходу #Q

§  От выводов 9-11 к выходу Q

§  От выводов 9-11 к выходу #Q

10

15

18

23 (24)

tPHL

Время задержки распространения сигнала при включении:

§  От выводов 1-4, 12-15 к выходу Q

§  От выводов 1-4, 12-15 к выходу #Q

§  От выводов 9-11 к выходу Q

§  От выводов 9-11 к выходу #Q

15

15

23 (24)

23

tPZH

tPZL

Время задержки распространения сигнала при переходе из состояния «выключено»:

  • В состояние высокого уровня
  • В состояние низкого уровня

15

15

tPHZ

Время задержки распространения сигнала при переходе в состояние «выключено» из состояния высокого уровня:

  • По выходу Q
  • По выходу #Q

31

34

tPLZ

Время задержки распространения сигнала при переходе в состояние «выключено» из состояния низкого уровня.

22