9. Линейный дешифратор: определение, схемная реализация дешифратора десятичных цифр.
10. Пирамидальный дешифратор: определение, логические функции дешифратора для n=4, схемная реализация трехступенчатого дешифратора для n=4.
11. Определение мультиплексора, схемная реализация, управляющие, информационные, адресные шины.
12. Определение демультиплексора, схемная реализация, информационные, адресные шины.
13. Цифровые автоматы с памятью: определение, примеры.
14. Трехразрядный параллельный регистр: функциональная схема на RS-триггерах, шины установки 0, записи, чтения, входы, выходы, принцип действия.
15. Последовательный регистр: функциональная схема на JK-триггерах; шина синхронизации, преобразование последовательного кода в параллельный.
16. Сдвигающий регистр: функциональная схема на JK-триггерах; шина синхронизации, шины установки 0, записи, применение для организации умножения.
17. Трехразрядный счетчик прямого счета: функциональная схема на JK-триггерах, вход, выходы, принцип действия, временная диаграмма.
18. Счетчик с коэффициентом пересчета 10: функциональная схема, принцип действия, временная диаграмма, таблица переходов.
19. Вычитающий счетчик: функциональная схема, принцип действия, временная диаграмма, таблица переходов.
20. Счетчик со сквозным переносом: функциональная схема, принцип действия, временная диаграмма, таблица переходов.
21. Реверсивный счетчик: функциональная схема, принцип действия, временная диаграмма, таблица переходов.
22. Схема сдвига: функциональная схема, принцип действия, временная диаграмма.
23. Схемы сравнения: функциональная схема, принцип действия, таблица истинности, логические функции.
24. Принципы организации работы ЦВМ: ядро ЦВМ, разрядность, ячейка; счетчик команд, регистр команд, накопитель, ячейки памяти, адреса, команда, операция, операнд.
25. Принципы организации работы ЦВМ: машинные операции, команды передачи управления минимальный набор команд,
26. Принципы организации работы ЦВМ: цикл работы; анализ выполнения фрагмента программы; команда безусловной передачи управления, команда условной передачи управления; команды опроса клавиатуры, команды выдачи содержимого накопителя в порот вывода.
27. Программы обработки управляющей информации, автоматизация построения программ.
28. Процессор, арифметические и логические преобразования информации; организации процесса вычислений; обмена информацией, микрооперация.
29. Состав процессора: устройство управления; арифметико-логическое устройство; блок управляющих регистров, блок контроля и защиты, блок прерываний, блок обмена.
30. Структура оперативной памяти: функциональная схема на RS-триггерах, шины установки 0, записи, чтения, входы, выходы, принцип действия.
Методические указания
Данный логический блок предполагает знакомство с достаточно большим количеством схем элементов и узлов ЦВМ. Основная часть их будет подробно изучаться в рамках других дисциплин кафедры, поэтому здесь рассматриваются лишь основные принципы их построения. Знакомство с этими схемами осуществляется в рамках СРС по электронным литературным источниками библиотеки кафедры. Качество изучения оценивается преподавателем во время собеседования по приведенным выше вопросам.
10. Программное обеспечение (темы сообщений).
Методические указания
Данный логический блок, как и предыдущий подробно изучается другими дисциплинами кафедры. Здесь этот материал изучается обзорно. Результаты каждый студент публикует на занятиях в виде коротких сообщений. Темы их согласуются заранее с преподавателем. Качество сообщений оценивается.
Далее приведена примерная тематика сообщений.
10.1. Системные программы.
1. Установка конфигурации аппаратных средств BIOS SETUP.
2. Операционные системы.
2.1. MS-DOS:
2.1.1. Структура диска в MS-DOS.
2.1.2. Системная организация в MS-DOS.
2.1.3. Структура MS-DOS.
2.1.4. Загрузка MS-DOS.
Уважаемый посетитель!
Чтобы распечатать файл, скачайте его (в формате Word).
Ссылка на скачивание - внизу страницы.