Исследование возможностей различных систем моделирования на примере построения конкретной модели. Сравнительный анализ построенных и верифицированных моделей, страница 2

Таблица истинности 1.

Режим

                                                        Вход

Установка Логический “ нуль ”

R

SEM00

SEM01

EZ1

EZ2

C

SL

SR

L

L

X

L

L

X

X

X

L

X

L

L

L

X

X

X

L

H

H

X

X

X

X

X

Удержание

H

L

L

L

L

X

X

X

H

X

X

L

L

L

X

X

Сдвиг вправо

H

H

L

L

L

    L->H

X

H

H

H

L

L

L

L->H

X

L

Сдвиг влево

H

L

H

L

L

L->H

H

X

H

L

H

L

L

L->H

L

X

Загрузка

H

H

H

X

X

L->H

X

X

Таблица истинности 2.

Режим

                                                        Вход/выход

Установка Логический “ нуль ”

ZD0

ZD1

ZD2

ZD3

ZD4

ZD5

ZD6

ZD7

D0

D7

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

L

X

X

X

X

X

X

X

X

L

L

Удержание

DO0

D10

D20

D30

D40

D50

D60

D70

DO0

D70

DO0

D10

D20

D30

D40

D50

D60

D70

DO0

D70

Сдвиг вправо

H

D0n

D1n

D2n

D3n

D4n

D5n

D6n

H

D6n

L

D0n

D1n

D2n

D3n

D4n

D5n

D6n

L

D6n

Сдвиг влево

D1n

D2n

D3n

D4n

D5n

D6n

D7n

H

D1n

H

D1n

D2n

D3n

D4n

D5n

D6n

D7n

L

D1n

L

Загрузка

d0

   d1

d2

d3

d4

d5

d6

d7

d0

d7

Таблица реальных задержек.

Обозначение

Наименование параметра:

Максимальное значение, нс

tPLH

Вреям задержки распространения сигнала при выключении:

-от вывода С к выводам ZD6-ZD0,ZD1-ZD7

-от вывода C к выводам D0, D7

-от вывода C к выводам ZD6-ZD0,ZD1-ZD7

-от вывода С к выводам D0,D7

13

15

19

18

tPZL

tPZL

Время задержки распространения  сигнала при переходе из состояния “выключено”

-в состояние высокого уровня

 - от выводов EZ1,EZ2 к выводам ZD6-ZD0 и          выводам ZD1-ZD7

- от выводов SEM00 ,SEM01 к выводам ZD6-ZD0,ZD1-ZD7

- в состояние низкого уровня

от выводов SEM00, EZ1, EZ2, SEM01 к выводам ZD6-ZD0, ZD1-ZD7

16

17

22

tPHZ

 tPLZ

Время задержки распространения сигнала при переходе  в состояние “выключено”

-  из состояния высокого уровня

-  от выводов  SEM00,EZ0,EZ1,SEM1

из состояния низкого уровня

-  к выводам ZD6-ZD0ZD1-ZD7

40

35