Краткие теоретические сведения о циклических кодах. Изучение принципов кодирования и декодирования циклических кодов, страница 9

Макет кодирующего устройства состоит из собственного кодирующего устройства, устройства формирования тактов импульсов продвижения, задающего генератора и устройства внесения ошибок. Функциональная схема макета приведена на рис.9.   

3.1. Кодирующее устройство

Кодирующее устройство реализовано на основе регистра с ячейками и функционирует в соответствии с алгоритмом (7) (см. также разд. 2.5). Bсего таких ячеек 7. Информационные символы заносятся в регистр с помощью кнопок Ки1-Ки7, размещенных на лицевой панели макета. ЛОС кодера построена на основе сумматоров по mod2.

Реализация кодирующего устройства для заданного кода обеспечивается с помощью внешней коммутации, осуществляемой на лицевой панели пакета (гнезда К1-К14).

Для индикации состояния ячеек регистра на их выходах включены светодиоды. В однократном режиме они позволяют проверить правильность работы кодера.

3.2 Задающий генератор и схема формирования пакета импульсов продвижения.

Задающий генератор (ЗГ) собран по схеме мультивибратора и может работать в двух режимах: автоколебательном и однократном. Переключение режимов осуществляется с помощью тумблера П1 "РЕЖИМ - АВТОМАТ – ОДНОКРАТ ”

Для удобства наблюдения кодовых слов с помощью осциллографа, а также для обеспечения работы декодирующего устройства в макете предусмотрена схема сформирования пакета импульсов сдвига. Схема формирует макеты по 7 или 15  импульсов, разделенных интервалом, равным длительности пакета.

Рисунок 8.

Таким образом, кодовые комбинации. генерируемые кодером на экране осциллографа  наблюдаются раздельно.

Схема представляет собой делитель частоты ЗГ (счетчик) на 7 или 15 в зависимости от переключателя П7. Делитель частоты управляет схемой “И”. На ее второй вход поступают импульсы ЗГ. Таким образом, на выходе схемы "И" формируются пачки по 7 или 15 импульсов, обеспечивающие работу кодирующего устройства.

Следует заметить, что для правильной работы схемы формирования пакетов необходима предварительная установка делителя частоты в исходное состояние. Такая установка осуществляется переключением П2. С помощью : ого переключателя в положении “ВКЛ"  выход ЗГ подключается к входу делителя, а в положении "ОБНУЛЕНИЕ" ЗГ отключается, и одновременно делитель устанавливается в исходное состояние. Нарушение исходного состояния делителя приводит к тому, что первый пакет импульсов сдвига оказывается укороченным, что полностью дезорганизует работу  кодирующего устройства. Схема установки ошибок состоит из схемы “И” на 5  входов. двухвходовой схемы “ИЛИ”, и сумматора по mod2; 4 из 5 входов схемы “ИЛИ”  через переключатели ПЗ-П6 могут подключаться к прямым или инверсным промежуточным выходам делителя частоты иkи не подключаться совсем. Пятый вход подключен к выходу ЗГ.       

Как известно, делитель частоты имеет число различных состояний, равное коэффициенту деления. В данном случае число состояний равно длине кодовых слов, генерируемых кодером, и каждому состоянию делителя схема установки ошибки ставит в соответствие определенный номер позиции, в которое произойдет ошибка. Табл.5 позволяет определить положение тумблеров Для введения ошибки в определенный разряд кодовой комбинации.  Подключение схемы внесения ошибки осуществляется с помощью коммутационных шнуров и гнезд К15-К22 расположенных на лицевой панели макета.

Таблица 5.

N разряда

Положение переключателей

П3

П4

П5

П6

1

0

0

0

0

2

1

0

0

0

3

0

1

0

0

4

1

1

0

0

5

0

0

1

0

6

1

0

1

0

7

0

1

1

0

8

1

1

1

0

9

1

0

0

1

10

0

1

0

1

11

1

1

0

1

12

0

0

1

1

13

1

0

1

1

14

0

1

1

1

15

1

1

1

1