Создание модели в средах проектирования DesignLab_8, OrCad_9,1 и Active-HDL_6,1 для интегральной микросхемы КР1554ИР23, страница 2

2.3.  Режимы работы

В таблице 2 приведены режимы работы ИМС (данные взяты из источника №1 списка литературы, стр.393).

                                                                                                        Таблица 2. Режимы работы

Входы

Выход

Режим работы (примечание)

EZ

C

Di

Qi

0

/

1

1

Режим работы – запись. По фронту на входе С происходит захват данных со входов Di, значения которых спустя задержку появляются на выходах.

0

/

0

0

Режим работы – запись.

0

×

×

Di

Режим работы – хранение. Появление новых данных на выходах связано только с фронтом на входе С. В остальных случаях изменение сигналов на входах не передаются на выходы.

1

×

×

Z

Режим работы – состояние высокого импеданса выходов. При появлении высокого напряжения (напряжение логической единицы) на входе EZ выходные буферы переводятся в состояние высокого импеданса. При этом данные хранимые в регистре не изменяются и после снятия  EZ = 1 на выходах появятся старые значения.

         0 – низкий уровень напряжения, соответствующий логическому нулю;

         1 – высокий уровень напряжения, соответствующий логической единице;

          /  – фронт  сигнала;

         Z – состояние высокого импеданса;

         × – любой сигнал (либо 0 либо 1).

Возможна комбинация режимов приведенных в таблице2: в состоянии высокого импеданса выходных буферов, данные продолжают храниться  в триггерах регистра. После снятия EZ=1 спустя задержку прохождения через буферный каскад сигналы с выходов триггеров появятся на выводах ИМС. Однако если в то время когда EZ=1 на вход С поступит фронт синхросигнала, произойдет захват данных со входов Di триггерами регистра. Тогда после перевода выходов в рабочее состояние на них появятся новые данные, записанные в интервал EZ=1.   

2.4.  Динамические характеристики

В таблице 3 приведены динамические характеристики моделируемой ИМС для разных напряжений питания (данные взяты из источника №1 списка литературы, стр.395).

В работе будет моделироваться режим работы для питании 4.5 В.

2.5.  Подробное описание работы моделируемого узла

Микросхема КР1554ИР23 (зарубежный аналог 74AC374 фирмы National, USA) представляет собой восьмиразрядный регистр на D-триггерах с параллельной загрузкой/выводом данных. Захват данных происходит по фронту на динамическом  входе С.

На входы D0-D7 подаются данные, которые будут сохранены по фронту на входе С. Спустя время  tPHL (tPLH  захваченные данные появятся на выходах Q0-Q7. В остальные моменты времени (когда нет фронта на входе С) изменение сигналов на входах  D0-D7 не влияют на значения сигналов на выходе – регистр находится в режиме хранения. Вход EZ предназначен для управления выходными буферами. При подаче низкого уровня на вход EZ выходные буферы работают в режиме повторителей сигналов с выходов D-триггеров, а при подаче высокого уровня на EZ переводятся в состояние высокого импеданса. При этом регистр хранит старые данные и может записывать новые (сигналы на входе EZ влияют только на выходные буферы, но не на триггеры). После смены высокого уровня сигнала на входе EZ на низкий данные хранимые в триггерах  снова появятся на выходах регистра.

                                                                      Таблица 3. Динамические характеристики