Моделирование логических элементов на базе ТТЛ. Таблица истинности схемы и минимизированное булево выражение логической функции, выполняемой схемой, страница 4

4.2. Содержание отчета

1.  Задание (диаграммы чтения и записи и требования к временным параметрам сигналов).

2.  Схема источника входных сигналов. Если для формирования последовательностей использовался Word generator, то в отчете также должны           присутствовать          все       используемые последовательности генерируемых слов, а также максимальная частота смены слова.

3.  Схема устройства памяти. Если в схеме использовались иерархические блоки, то в отчете необходимо указать устройство каждого блока (один раз).

4.  Таблицы с указанием временных параметров и характеристик устройства памяти. Желательно также представить эти величины на временных диаграммах.

5.  Выводы по проделанной работе.

4.3. Указания

1.  Естественно, оценка временных характеристик устройства основывается на задержках распространения логических сигналов в различных элементах. Чтобы узнать или задать новую задержку сигнала (signal propagation time) в какой-либо модели элемента EWB v5.12, нужно открыть окно свойств этого элемента (команда «Component properties…» контекстного меню), перейти на вкладку Models и для выбранной модели нажать кнопку Edit. В появившемся окне найти параметры «Propagation delay time…». После этого нужно нажать Cancel для закрытия окна (не изменяйте параметры стандартных моделей!). Если необходимо изменить задержку сигнала, то нужно создать новую библиотеку, скопировать туда модель, задав ей новое имя, и с помощью команды Edit изменить параметр. 

2.  Для реализации устройства удобнее использовать функциональные элементы (типа абстрактного RS-триггера, логического вентиля, дешифратора), нежели конкретные микросхемы серии 74SN. Однако, ограничения по элементной базе в задании нет: можно использовать любые элементы Electronics Workbench v5.12.

3.  Для формирования различных последовательностей сигналов с нужными временными параметрами удобно использовать Word generator. Достаточно задать в его памяти нужную последовательность в определенном разряде слова, подключить к соответствующей клемме линию, на которой нужно сформировать последовательность и задать частоту смены слов.

4.  Для измерения временных параметров логических сигналов удобно использовать Logic analyzer. Однако, для увеличения разрешения прибора необходимо установить нужную частоту его дискретизации. Чтобы адекватно оценить сигнал, изменяющийся с частотой 2 МГц (период 500 нс), нужно задать частоту дискретизации прибора как минимум, в 10-20 раз большую, т.е. 20-40 МГц. Также, необходимо учитывать, что длительность запоминаемой прибором последовательности (и формируемой временной диаграммы) ограничена. Память прибора можно «очистить» прямо во время моделирования кнопкой «Reset» на панели прибора.

5.  Вопросы по выполнению работы просьба задавать по Email или посещать консультации (Вт., 17:20-19:30).

 

5. Лабораторная работа №5. Проектирование периферийного блока микропроцессорной ВС.

5.1. Общие положения 

5.1.1. Задание и содержание отчета

Спроектировать и реализовать в выбранном самостоятельно элементном базисе цифровое устройство по варианту задания. Разработать принципиальную электрическую или функциональную схему устройства и промоделировать ее работу в одном из двух пакетов: Electronics Workbench v5.12 или Altera MAX+Plus II v10.0. Отладить схему в статическом и динамическом режиме. Продемонстрировать работоспособность схемы преподавателю. Оформить отчет и защитить его. 

Содержание отчета, в основном, зависит от варианта задания, но в отчетах всех вариантов должно присутствовать следующее:

•  название лабораторной работы, номер варианта и наименование спроектированного устройства, фамилии и инициалы выполнявших работу, дата оформления отчета;