Моделирование логических элементов на базе ТТЛ. Таблица истинности схемы и минимизированное булево выражение логической функции, выполняемой схемой, страница 3

Описание

Обозн.

Величина

Единицы

Примечания

min

max

Длительность активного уровня  #WE

tWE

500

нс

От установки адреса с

данными до фронта

#WE

tADWL

100

нс

От установки адреса и данных до фронта #CE

tADСL

80

нс

Время удержания адреса и данных после заднего фронта #WE

tWHAD

100

нс

Время удержания адреса и данных после заднего фронта #CE

tCHAD

80

нс

Рисунок 2. Диаграмма формирования входных сигналов при чтении из устройства

Описание

Обозн.

Величина

Единицы

Примечания

min

max

Длительность активного уровня  #OE

tOE

0.5

мкс

От перехода #WE в неактивное состояние до установки адреса

tWHA

100

нс

От установки адреса до переднего фронта #OE

tAOL

100

От отключения источника от шины данных до переднего фронта #OE

tDZOL

50

Для того, чтобы устройство памяти могло беспрепятственно сформировать сигналы на шине данных, источник входных сигналов необходимо от нее (шины) отключить.

От переднего фронта #CE до переднего фронта #OE

tCLOL

100

Удержание адреса после заднего фронта #OE

tAHOH

100

Подключение источника к шине данных после заднего фронта #OE

tDZOH

150

Источник должен быть способен формировать входные сигналы в соответствии с требованиями, представленными выше в таблицах. Устройство также должно быть способно отвечать этим требованиям, т.е. адекватно реагировать на циклы чтения и записи с минимальными временными параметрами.

Схему устройства необходимо отладить, и представить в работоспособном виде перед защитой (продемонстрировав ее работоспособность). Для демонстрации предусмотреть подключение устройств индикации для иллюстрации правильности формирования циклов записи и чтения как источником входных сигналов, так и устройством памяти.

После отладки схемы необходимо выяснить реальные временные параметры спроектированного устройства памяти (параметры входных и характеристики выходных сигналов в циклах чтения и записи), так как они могут отличаться от требований, предъявленных в задании к источнику сигналов. Необходимо выяснить следующие параметры: 

1)  для цикла записи: tWE, tADWL, tADWH;

2)  для цикла чтения: tOE, tWHA, tAOL, tAHOH, время от переднего фронта #OE до появления данных на выходе устройства памяти (на шине данных), время удержания данных на выходе устройством памяти после перехода #OE в неактивное состояние.

Выясненные величины представить в виде таблиц, подобных таблицам в задании. 

Замечание: необходимо выяснить не только минимальные значения указанных величин, но и их максимальные значения (по крайней мере, для выходных сигналов). Если максимальное или минимальное значение не определено, в соответствующей графе ставится прочерк. Значения величин должны быть обоснованными, а не взятыми наугад.