Структура и элементная база цифровых систем. Реализуемая логическая функция. Нагрузочная способность, страница 37

При поступлении запроса от ВУ (ЗП) формируется сигнал ЗПД (запрос прямого доступа), поступающий в МП. После завершения очередной команды МП выдает подтверждение прямого доступа к памяти (ППД) контроллеру и отключается от шины АД. По этому сигналу КПД формирует необходимые управляющие сигналы для ВУ и ОЗУ и выдает адреса ячеек памяти для записи или считывания информации. КПД имеет четыре блока обслуживания запросов (БОЗ), каждый из которых содержит 16 – ти разрядный  регистр адреса (РА), двухразрядный регистр режима (РР) и 14 – ти разрядный регистр – счетчик (РС).

Работа КПД по обмену одним числом выполняется за четыре такта .

В первом такте старший байт адреса выдается на шину Д, а младшие разряды адреса устанавливаются на выходах А0-А7, сопровождаемые стробом СВА = 1, разрешающим запись во внешний регистр адреса, который хранит его до конца цикла передачи. Во втором и третьем вырабатываются необходимые управляющие сигналы ЧТВУ, ЗПВУ, ЧТЗУ, и ЗПЗУ, проверяется наличие сигнала готовности абонента ГТ =1. Если этот сигнал есть, то в четвертом такте на шину Д выдается число.

9. Специальные элементы ЭВМ

В перечень специальных элементов ЭВМ входят такие элементы, как генераторы прямоугольных импульсов, в том числе генераторы, использующие кварцевые резонаторы, формирователи длительности импульсов, схемы формирования синхроимпульсов, приемники и передатчики, в том числе приемопередатчики, работающие на двунаправленные линии, преобразователи уровней для согласования логических уровней «0» и «1» при использовании комбинированной элементной базы, а также резисторные и конденсаторные блоки, а также элементы индикации.


Литература:

1. Гилмор Ч. Н.   “ Микропроцессорная  техника“   

2.Алексеенко А. Г. , Шагурин Н.Н. “Микросхемотехника”

Москва ,  “ Радио и связь”  ,  1990.

3.”Применение интегральных  м/схем в электронной  вычислительной технике”

Справочник под редакцией Б.Н. Файзулаева и Б.Н. Тарабрина

Москва , “Радио и связь” ,  1986.

4. “Расчет элементов цифровых устройств “ под ред. Л. Н. Преснухина

Москва, “Высшая школа”  , 1991.

5. Калабеков Б. А. “Микропроцессоры и  их применение в системах передачи и обработки сигналов”   Москва, “Радио и связь” , 1986

6. Б.М.Каган, В.В.Сташин  «Основы проектирования микропроцессорных устройств автоматики»

Москва, Энергоатомиздат, 1987 г.

СОДЕРЖАНИЕ

1  Структура  и  элементная база  цифровых  систем.. 1

Основные  типы  логики. 3

Параметры  интегральных  микросхем.. 5

Система условных обозначений микросхем.. 7

2. Функциональные  узлы  комбинационного  типа.. 7

Преобразователи кодов (шифраторы и дешифраторы) 7

Мультиплексор  и  демультиплексор. 8

Одноразрядный  сумматор. 10

Программируемые логические матрицы.. 11

Схемы сравнения ( компараторы ) 12

Методика проектирования узлов комбинационного типа. 14

3. Триггеры и динамические элементы.. 16

Асинхронный  RS - триггер. 16

JK- триггер. 18

D- триггер. 20

T- триггер ( счетный ) 21

Двухфазные динамические элементы и триггеры.. 22

4 Цифровые функциональные узлы последовательностного типа. 24

Структура узла последовательностного типа. 25

Регистры.. 25

Счетчики. 27

Генераторы кодов. 30

Функциональные узлы на динамических элементах. 31

5. Устройства памяти.. 32

Классификация и основные параметры микросхем памяти. 32

Структура микросхемы памяти. 34

Динамические микросхемы ОЗУ.. 36

6.Функциональные блоки цифровых систем.. 37

Сумматоры.. 37

Арифметико-логическое устройство. 37

Умножители. 39

Схема сумматора с  элементами  ускоренного переноса. 40

Регистровые блоки. 41

Микропрограммные контроллеры.. 42

Матричные БИС.. 44

7. Микропроцессоры и микропроцессорные системы.. 46

Однокристальный микропроцессор ( К1821) 46

Структурная схема МПС.. 48

8.Интерфейсные устройства.. 52

Последовательная передача информации. 56

Контроллеры прерываний. 58

Контроллер прямого доступа к памяти (КПД) 59

9. Специальные элементы ЭВМ.. 60

Литература: 60