Синтез последовательностных устройств, страница 14


Универсальные триггеры.

Рассмотрим универсальный триггер типа JKRS. Такие триггеры имеют следующее схемное обозначение:

Триггер имеет два не тактируемых (асинхронных) входа R и S с негативной логикой на входе, а также, трехвходовые синхронные входы J и K, объединенные логическими функциями "И", т.е. J=J1.J2.J3 и К=К1.К2.К3. Эти триггеры, как правило, являются двухступенчатыми, тактируемыми по заднему фронту и имеют на выходе, кроме выводов функции Q2, еще и выводы функции Q1 первой ступени, причем, и та и другая функции представлены, как в прямом, так и в инверсном виде. Кроме того, могут иметь импульсные и потенциальные выходы. На выходах универсальных триггеров включены усилители, позволяющие повысить нагрузочную способность. Подобные универсальные триггеры широко используются при построении последовательностных цифровых схем. Асинхронные входы R и S позволяют достаточно просто осуществлять установку исходного состояния триггера. Например, при необходимости обнуления единичный сигнал подается на вход R, а при необходимости установки триггера в единичное состояние, уровень логической единицы подается на вход S, причем, в произвольный момент времени. Т.о. такая предустановка не связана с подачей тактирующих импульсов. Подобная предустановка часто требуется в таких, например, устройствах, как счетчики и регистры.