Синтез последовательностных устройств, страница 3

Сигналы R и S, поступающие на вход полученного асинхронного RS-триггера, являются сигналами инверсной логики, т.е. такой триггер является триггером с негативной логикой на входе.

В ТТЛ серии асинхронные RS-триггеры, как правило, строятся на элементах И-НЕ, аналогично рассмотренному примеру. Используя многовходовые элементы "И", в триггере можно решать сразу две задачи:

1. формирование сложного сигнала S или R и

2. формирование функции триггера, например:

Аналогичное расширение можно проводить и по входу R.

Асинхронный RS-триггер можно построить и на элементах ИЛИ-НЕ, если преобразовать полученные логические функции по правилу де'Моргана к следующему виду:

.

Эти уравнения реализуются следующей схемой:

Т.о. полученный триггер является триггером с положительной логикой на входе.

Ниже приведены временные диаграммы, отражающие работу асинхронного RS-триггера:

1.  для триггера на элементах 2И-НЕ:

2. 
 для триггера на элементах 2И-НЕ:

Синхронный RS-триггер.

Для синтеза синхронного RS-триггера построим, в начале, его таблицу переходов учитывая следующие дополнительные комментарии. Логика работы синхронного RS-триггера сохраняется при наличии на тактовом входе "С" уровня логической единицы. Если же на входе "С" действует уровень логического нуля, то триггер не переключается. Т.о., в отличие от асинхронного RS-триггера, в данном случае таблица переходов будет содержать четыре входных переменных:

С

R

S

Q

Qt

1

0

0

0

0

1

0

0

1

1

1

0

1

0

1

1

0

1

1

1

1

1

0

0

0

1

1

0

1

0

1

1

1

0

Ø

1

1

1

1

Ø

0

0

0

0

0

0

0

0

1

1

0

0

1

0

0

0

0

1

1

1

0

1

0

0

0

0

1

0

1

1

0

1

1

0

0

0

1

1

1

1