Разработка микропроцессорной системы. Составление карты распределения адресного пространства, страница 13

Параметр

Обозначение

Значение параметров

Мин.               макс.

Длительность сигнала высокого уровня на выходе CLK, нс

TWH(CLK)

1/3Tclk+2.0            -

Длительность сигнала низкого уровня на выходе CLK, нс

TWL(CLK)

2/3Tclk-15             -

Время задержки сигналов ST2-ST0 при переходе в активное состояние, нс

Td(ST,HH/HL)

10                    110

Время задержки сигналов ST2-ST0 при переходе в активное состояние, нс

Td(ST,LH/HH)

10                    130

Время задержки сигнала ALE  микросхемы КР1810ВГ88 относительно перехода сигналов ST2-ST0 в пассивное состояние, нс

Td(ALE,LH-ST,HH/HL)

-                   15

Время задержки сигнала ALE  микро- схемы КР1810ВГ88, нс

Td(ALE,HL)

-                    15

Время задержки сигналов данных D0-D7, нс

Td(D,LH/HL)

10                  110

Время задержки сигналов данных D0-D7 при переходе в высокоомное состояние, нс

td(D,LZ/HZ)

10                     -

Время установления сигналов данных D0-D7 в цикле приема, нс

tSU(D,LZ/ZH)

30                     -

Время сохранения сигналов данных D0-D7 в цикле приема, нс

tV(D,HZ/LZ)

10                     -

Время задержки распространения сигналов Q  относительно  D  микросхемы КР580ИР82, нс

tP(D-Q)

-                     30

Время задержки распространения выходного сигнала относительно информационного микросхемы КР580ВА86, нс

tP(A-B), tP(B-A)

-                     30

Время задержки распространения сигналов A,B при переходе из состояния высокого, низкого уровня в 3-е состояние, нс

tPHZ, tPZL

-                     30

Время задержки сигналов команд управления MRDC, AMWC, нс

td(CLK,HL/LH)

10                    35

Время задержки сигнала DT/R, нс

td(DT/R,LH/HL)

10                   110

Время задержки распространения сигнала PDEN при включении относительно сигнала CLK, нс

tPHL(CLK-PDEN)

-                      45

Время задержки сигналов адреса А0-А19, нс

td(A,HL/LH)

10                   110

Время задержки сигналов адреса А0-А19 при переходе в высокоомное состояние, нс

td(A,LZ/HZ)

10                    80

Время выдачи данных с ОЗУ после прихода сигнала CS, нс

tA(A)

-                    220

Время сохранения данных на ШД после перехода сигнала CS в состояние высокого уровня при приеме данных ОЗУ от МП, нс

tV(CS-DI)

30                    -

Масштаб временных диаграмм работы МПС в режимах считывание из ОЗУ и запись в ОЗУ: в 1мм-5нс. Масштаб временных диаграмм режима работы МПС считывание из ПЗУ: в 1мм-10нс.

Как уже указывалось ранее, генратор тактовых импульсов подает на ЦП и КСШ тактовые импульсы счастотой 2МГц, следовательно, один такт работы МПС будет равен 500 нс. Из табл. 3.22 видно, что tWH(CLK) =169 нс, а tWL(CLK)= =318нс.

Код состояния ST2-ST0 выдается по фронту синхроимпульса в последнем такте предыдущего машинного цикла через td(ST,HH/HL). По окончании Т2 через время td(ST,LH/HH) сигналы S0-S2 переводятся в пассивное  состояние. После перехода сигналов S0-S2 в активное состояние контроллер системной шины формирует сигнал ALE через время td(ALE-LH/ST,HH/HL), а затем по фронту импульса CLK в такте Т1, через время  td(ALE,LH) скидывает его в 0. Адрес появляется на выходах МП по спаду CLK в последнем такте предыдущего машинного цикла через время td(A,HL/LH), защелкивается на регистре и через tP(D-Q)   появляется на шине адреса. Адрес держится на ША до прихода следующего сигнала ALE.