Проектування перетворювача середньоквадратичного значення змінної напруги, страница 8

Для буферування шини даних доцільно використати двонаправлений 8 розрядний шинний формувач з високою навантажувальною здатність, який здійснюється зв'язок МП з перефирійними пристроями. Напрям визначається подачею сигналу OP/IP МП на вхід Т буфера. Це може бути мікросхема КР58ВА86.

При поступленні на вхід OE сигналу високого рівня інформаційні виходи А і В переходять у стан «виключено». При наявності на вході сигналу ОЕ високого рівня, напрям передачі визначається станом виводу Т.

Якщо сигнал Т високого рівня – А – В.

Якщо сигнал Т низького рівня – В – А.

Живлення мікросхеми +5±5%.

Пам'ять організуємо на мікросхемах К573РФ2 та КР537РУ8. Час вибірки адреси для першої мікросхеми становить 450nc, для другої – 150nc. Виготовлені мікросхеми по технології к-моп з параметрами 16к(2кх8).

При виборі АЦП враховуємо розраховані раніше технічні характеристики щодо швидкодії, точності, розрядності вхідного коду.

Можна використати для перетворення мікросхему К1108ПВ1. Це 10 розрядний АЦП. Може працювати в двох режимах:

1)  Десяти розрядний рижим (вивід 13 з’єднати з 14)

2)  Восьми розрядний режим (вивід 13 з’єднати з 14)

Час перетворення становить 0,9мкс.

Схема включає ЦАП, джерело опорної напруги, тактовий генератор, регістр послідовного наближення і вихідний регістр на три стани із зберіганням інформації протягом циклу перетворення. Мікросхема передбачає роботу в режимах з внутрішнім і зовнішнім джерелами опорної напруги.

При роботі з внутрішнім джерелом опорної напруги необхідно вивід 19 через R=1кОм підключити на корпус. Зовнішня опорна напруга має бути подана на вивід 18, при цьому вивід 19 підключити на корпус через С=0,47мкФ.

Робота мікросхеми в часі визначається тактовими імпульсами. При роботі з внутрішнім тактуванням вивід 23 (тактовий вхід) необхідно через С=25пФ підключати на корпус.

При зовнішньому тактуванні на цей вхід подається тактові імпульси. Вибірки АЦП проводяться по фронту тактового імпульсу і ділиться на 12 періодів. Перетворення інформації видачею сигналу АЦП в систему про готовність даних («0»). Вивід інформації з АЦП на шину даних здійснюється по сигналу логічного «0», що поступає на вхід 24 «Дозвіл зчитування» вхід МП. Напруга 2,4В, подана на вивід 24 переводить вихідний регістр в стан високого імпедансу.

Вивід мікропроцесора робимо на основі вимог до системи і попередніх розрахунків технічних характеристик: 1. З точки зору математичного забезпечення необхідно аналізувати розрядність, число регістрів загального призначення, набір команд і способи організації, стокова пам'ять; 2. з точки зору системного проектування: тип архітектури, тип управління, наявність логічно-сумісних ВіС, швидкодія, можливість переривання. 3. з точки зору розробки апаратних засобів:

-  Електрична сумісність ВіС;

-  Число джерел живлення;

-  Розсіювана потужність;

-  Технологія;

Серед універсальних мікропроцесорів найбільше використовуються для цифрової обробки сигналів одно кристальні мікропроцесори серії КР580, КР588, КР1810, К1800, К1802, К1804, мають різні допоміжні периферійні модулі.

Процесор КР580 має найменшу швидкодію (6мГц) і використовується для розв’язання невеликої складності.

Мікропроцесор КР1810 є складнішим і дозволяє підвищити характеристики перетворювача.

Мікропроцесорна ВіС К1810ВМ86 представляє собою одно кристальний 16 розрядний МП з мультиплексною 20 розрядною шиною адреси і 16 розрядною ШД і розрахована на роботу як в одно, так і в багатопроцесорних системах. Схема випускається в 40-виводному корпусі (6 МГц).

Живлення схеми здійснюється від джерела +5В. Синхронізація роботи МП здійснюється імпульсами зовнішнього тактового генератора, які подають на вхід CLK. Процесор К1810ВМ86 на мові асемблера сумісний з МП КР580WK80. Регістри і система команд МП КР580NK80 можна розглядати як підсистему регістрів і команд МП К1810ВМ86.