Дешифратор адреса УПП-50. Логический элемент «8И-НЕ» К155ЛА2. Код VHDL. Waveform схемы

Страницы работы

Содержание работы

Министерство образования Российской Федерации

Рязанская государственная радиотехническая академия

Кафедра САПР вычислительных средств

Пояснительная записка

к курсовой работе по дисциплине

“Схемотехника электронных средств”

Выполнил: студент группы 046

Проверил:

Рязань, 2003


Содержание

Задание                                                                                                                          3

Описание задания                                                                                                        4

Описание элементов                                                                                                    5

Триггер К155ТМ7                                                                                                   5

ПЗУ К155РЕ3                                                                                                          6

Логический элемент «8И-НЕ» К155ЛА2                                                             7

Логический элемент «ИЛИ-НЕ» К559ИП2П                                                       7

Приложение                                                                                                                  8

Код VHDL                                                                                                               8

Waveform схемы                                                                                                           14


Задание


Описание

Дешифратор адреса УПП-50

Дешифратор адреса УПП-50 (ДА1) вырабатывает отдельные сигналы «выборка микросхемы» (БМО ... ВМ7) и распределяет сигнал ЗП РПЗ на соответствующие регистры РПЗ)...РП36 в зависимости от адреса команды процессора. Закрепленная область адресов в DA1 – 1767XY, где X – номер БИС; Y – номер внутреннего регистра БИС и соответствующего ей РПЗ Такое построение ДА1 обеспечивает организацию обмена информацией с каждой из БИС в отдельности, что необходимо для инициализации и управления.

В дешифраторе ДА1 использованы ПЗУ D8, D9. ПЗУ D8 обеспечивает выборку отдельной БИС только при обращении к внутренним регистрам. Прошивка D9 по сигналу ЗП РПЗ формирует 1 на соответствующем выходе ЗП РП31...3П РПЗб в зависимости от номера БИС в адресной части команды. Информация в РПЗ с кодом Х = 0 (БИСО) во все регистры записывается одновременно (используется при начальной установке УПП-5С.


Описание элементов

Триггер К155ТМ7

4 D-триггера защелки.

D1, D2, D3, D4 – 4-ре входа

C1, C2 – такты защелкивания (1 на 2 триггера)

Q1, Q2, Q3, Q4 – прямые выходы триггеров

Q1, Q2, Q3, Q4 – инверсные выходы триггеров

Задержка – 30нс

Принцип действия

При высоком уровне на C1 (C2) происходит трансляция входа D на выходы Q. При установлении низкого уровня на C1 (C2) происходит защелкивание данных и данные на выходах Q не изменяются.

Waveform


ПЗУ К155РЕ3

Память.

A – вход адреса

Q – выход содержимого ячейки

En – разрешающий вход

Задержка – 27нс

Принцип действия

Память: при подаче на вход A адреса ячейки, на Q появляется ее содержимое, при условии наличия низкого уровня на входе En.

Waveform


Логический элемент «8И-НЕ» К155ЛА2

Задержка – 27нс

Таблица истинности

Input1

Input2

Input3

Input4

Input5

Input6

Input7

Input8

OutputInv

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

1

0

0

0

0

0

0

1

0

1

..

..

..

..

..

..

..

..

..

1

1

1

1

1

1

1

0

1

1

1

1

1

1

1

1

1

0

Waveform

Логический элемент «ИЛИ-НЕ» К559ИП2П

Задержка – 20нс

Таблица истинности

Input1

Input2

OutputInv

0

0

1

1

0

0

0

1

0

1

1

0

Waveform

 


Приложение

Код VHDL

k155re3.VHD

library IEEE;

use IEEE.std_logic_1164.all;

entity k155re3_1 is

Похожие материалы

Информация о работе