Министерство образования Республики Беларусь
Белорусский государственный технологический университет
Кафедра АППиЭ
ПОЯСНИТЕЛЬНАЯ ЗАПИСКА
К КУРСОВОМУ ПРОЕКТУ:
по курсу: Электроника
тема: Разработка электронного устройства
Разработал: студент 3 курса,
факультета заочный ХТиТ
Агеев А.В.
Принял: Гринюк Д.А.
Минск 2009
ЗАДАНИЕ
По заданным максимальных и минимальных значениях источника входного сигнала разработать нормирующие усилители, на входе которых значения напряжения будет уменьшаться от 0 до UVT=(1,41 + 0,02∙41) = 2,22В. Причем 0 В должно соответствовать максимальной амплитуде входного сигнала, а величина UVT – минимальной. Нормирующие усилители выполнить на биполярных транзисторах, расчитать их по постоянному и переменному току. Напряжение, двухполярного усиления усилителей на транзисторе, заданно +- Up = 15В.
Частота первых трех каналов f = (5∙41) = 205кГц, четвертого сигнала в полтора раза больше. Првый и четвертый канал имеет фазу 00, при t = 0, второй – 900, третий – 1200, где t– время начало работы схемы.
Источники входных сигналов:
e1min = -0,50; e1max = 0,0; e2min = -0,15; e2max = -0,05;
e3 min = -0,15; e3 max = 0,05; e4 min = 0,15; e4 max = 0,25;
Затем сигналы с транзисторных каскадов нужно преобразовать с помощью усилителей на базе ОУ. Причем преобразование уровней сигнала должно осуществляться по следующему закону. Входному напряжению 0В должно соответствовать выходное напряжение 3В, а входному UVT = 2,22В - выходное U0 = (-1-0,01∙41) = -1,41В.
В следующем каскаде над полученными сигналами (Х1 – Х4) нужно выполнить арифметические операции:
Y1 = Интегр.(Y4); Y2 = 0,2+0,1Х3; Y3 = Диф.(Х1); Y4 = 0,2(Х2-Х4); Y5 = Y2∙|Х4|; Y6 = 0,5Х2-0,1Х3-Х1.
Интегрирование и дифференцирование происходит с пстоянной времени TD = TI = 0,03∙f.
Перемножение реализуется с использованием логарифмических и экспонентных усилителей: a∙b = exp(ln(a)+ln(b)). Сигналы Y1 – Y6пропустить через схему компораторов на базе ОУ. Которые преобразовывают напряжения на выходе арифметичных преобразователей на ОУ в ТТЛ или КМОП. Значение напряжения от -Upдо Ux = 0,03∙41 = 1,23В должно соответствовать логическому 0 в счетную схему , а значение на входе от Ux до +Up - логическая 1. Считая выходные сигналы компораторов входными сигналами числовой логической схемы, составить карту Карно, провести минимизацию и разработать логическую схему, которая будет выполнять логическую функцию.
Выходная Входные переменные переменная F
Y1 Y2Y3 Y4Y5 Y6
1 0 0 0 0 0 0
1 0 1 0 0 0 0
1 0 1 0 0 1 1
1 0 1 0 1 1 1
1 1 0 0 0 0 1
1 1 0 0 0 0 0
1 1 0 0 1 0 1
1 1 0 1 1 0 0
1 1 1 0 0 0 1
Провести минимизацию по 0 или 1 с учетом необходимого колличества корпусов числовых микросхем. К выходу логической схемы, полученной в итоге минимизации подключается счетчик, кодорый должен по каждому j + 2 импульсу, где j = 1 – остаток от деления номера варианта на 8, зажигать лампочку накаливания с помощью электронного ключа на транзисторе. Ключ на транзисторе использовать р-n-р. Ключ должен быть рассчитан на замыкание и размыкание цепочки с током IHL = Up÷11 = 1,36Aи напряжение UHL = Up∙7 = 105В.
Разработать структурную и электрическую принципиальную схему устройства, привести временные диаграммы на выходах всех блоков
Уважаемый посетитель!
Чтобы распечатать файл, скачайте его (в формате Word).
Ссылка на скачивание - внизу страницы.