Структура и элементная база цифровых систем. Реализуемая логическая функция. Нагрузочная способность, страница 6

    

Для восстановления мультиплексированной информации используются демультиплексоры.

____________                                                           _________     

_     _        _                                                            _                      _           _  

F0 = A(S0* S1) = A Ú  S0  Ú S1                               F1 = A ( S0 * S1) =  A Ú S0 Ú  S1

____________                                                          ___________     

__               __              __                                                           __     __     __ 

F2 = A ( S0 * S1 ) = A Ú  S0 Ú  S1                          F3 =  A ( S0 * S1) = A Ú S0 Ú  S1

В соответствии с поступающими на вход  сигналами S0, S1 информация А направляется в одну из выходных шин.

 


                                                    или     

                  не                               не                          F3

 S0

 


                                                    или

                                                     не                          F2

 


                    не

 S1                                                       

                                                    или                         F1

                                                    не

 


                                         или   

                                         не                           F0

S2   не

 


Каскадирование         DMX

 


                                                                                DMUX                      F7     

                                                                                                                  F6  

  A                  DMUX

 


  S2

 


                                                                                DMUX      

 


  S1                                                                                                    F0  

  S0

Одноразрядный двоичный сумматор

Он является основным узлом операционных устройств и используется  для выполнения арифметических операций ( + ,  - ,  х ,  :  ).

Суммирование многоразрядных чисел производится поразрядным суммированием с переносом  между разрядами на одноразрядных суммоторах с формированием на их  выходах значений суммы Si  и переноса Сi+1.

_   _       _         _        _  _

S = Ai*Bi*Ci  Ú  Ai*B*C  Ú  Ai*Bi*Ci  Ú  A*Bi*Ci

_        _                        _    

C = Ai*Bi*Ci  Ú  Ai*Bi*Ci  Ú  Ai*Bi*Ci  Ú  Ai*Bi*Ci 

При реализации сумматора на логических элементах  И-ИЛИ –НЕ эти функции преобразуются к виду:

         _                _                 _                 _   _   _                 _     _                    _     _

Si = Ai*Ci+1  Ú  Bi*Ci+1 Ú   Ci * Ci+1 Ú  Ai*Bi*Ci  ;  Ci+1= Ai * Ci Ú Bi* Ci Ú Ai * Bi

 


              1  не                               &    1 не  

Ai

 


                                                                                                                

                                                     &                                                        Si