Описание МС AD9874, страница 9

6) Sample Clock Synthesizer – синтезатор частоты для внутренней частоты работы МС AD9874. Функциональная схема этого блока идентична схема вспомогательного синтезатора, приведенной на рисунке 2.14, за исключением следующих особенностей:

·  отсутствуют счетчик A и сдвоенный предсчетчик с коэффициентом 8 или 9;

·  присутствует эффект отрицательного сопротивления при использовании с внешним LC-блоком и в VCO стоит варикап.

Синтезатор часов является полностью программируемым с шагом 2.2 кГц с допустимыми значениями входной частоты FCLK до 18 МГц и опорной частоты FREF до 25 МГц.

Счетчики R и B могут быть запрограммированы через регистры CKR и CKN. Величина токового выхода задается с помощью регистра CKI по формуле (2.5) в пределах от 0.625 мА до 5.0 мА.

IPUMP = (CKI + 1) * 0.625 мА, (2.5)

Синтезатор может быть отключен с помощью соответствующего бита в регистре STBY.

Регистры SPI-порта, ассоциированные с синтезатором частоты часов, перечислены в таблице 2.8.

Таблица 2.8 Регистры SPI-порта, ассоциированные с Clock Synthesizer

Адрес (16-ричная система счисления)

Занимаемые биты

Количество бит

Значение по умолчанию

Мнемоническое обозначение

0x10

(5:0)

6

0

CKR (13:8)

0x11

(7:0)

8

0x38h

CKR (7:0)

0x12

(4:0)

5

0

CKN (12:8)

0x13

(7:0)

8

0x3Ch

CKN (7:0)

0x14

(6)

1

0

CKF

0x14

(5)

1

0

CKINV

0x14

(4:2)

3

0

CKI

0x14

(1:0)

2

0

CKTM

0x15

(5:0)

6

0

CKFA (13:8)

0x16

(7:0)

8

4

CKFA (7:0)