Описание МС AD9874, страница 7

• DVGA – разрешается установкой бита AGCV в единицу. В этом режиме данные для SSI передаются по 16 бит как смещение относительно фиксированного 16-битного значения. Величина фиксированного 16-битного значения выбирается автоматически или вручную. Величина выгоды - до 12 дБ.

На рисунке 2.13 показан график возможного ослабления сигнала блоком AGC с помощью VGA и DVGA.

Рис. 2.13 Зависимость величины ослабления AGC от значения параметра AGCG

• AGC отвечает за автоматическое управление VGA и DVGA и позволяет автоматически регулировать получаемые с их помощью величины ослабления. AGC разрешается установкой в единицу поля AGCR. Программируемый уровень изменения коэффициента ослабления может быть 3, 6, 9, 12 и 15 дБ. AGC допускает настройку через многочисленные параметры, доступные через  регистры SPI-порта. Ассоциированные с AGC регистры SPI-порта перечислены в таблице 2.6.

Таблица 2.6 Регистры SPI-порта, ассоциированные с AGC

Адрес (16-ричная система счисления)

Занимаемые биты

Количество бит

Значение по умолчанию

Мнемоническое обозначение

0x03

(7)

1

0

ATTEN

0x03

(6:0)

7

0

AGC (14:8)

0x04

(7:0)

8

0

AGC (7:0)

0x05

(7:4)

4

0

AGCA

0x05

(3:0)

4

0

AGCD

0x06

(7)

1

0

AGCV

0x06

(6:4)

3

0

AGCO

0x06

(3)

1

0

AGCF

0x06

(2:0)

3

0

AGCR

5) LO Synthesizer –синтезатор вспомогательной частоты для смесителя. Функциональная схема этого блока приведена на рисунке 2.14.