Так как триггер аналоговой части ТгАА повторяет выходное напряжение триггера ТгАЦ, то триггер ТгАА также опрокинется и его выходное напряжение будет иметь вид, как показано на рис.Зд. Появление логической I на выходе триггера ТгАА вызовет коммутацию ключей КЮ,КП таким образом, что выход усилителя У от входа интегратора отключится, а также вызовет срабатывание подготовленной ранее схемы совпадений И1. Выходной сигнал схемы совпадений И1 (см.рис.Зм) в момент времени Ьц вызовет коммутацию ключей КТ2,К13 таким образом, что на вход интегратора ИНТЕГР. от источника опорного напряжения ИОН станет поступать положительное напряжение.Под воздействием этого напряжения выходное напряжение интегратора начнет изменяться в противоположную сторону, стремясь к нулевому (первоначальному) значению (см.рис.Зж). При достижении нулевого значения выходного напряжения интегратора ИНТЕГР. напряжение на выходе детектора нулевого уровня ДНУ достигнет также нулевого значения, что вызовет появление команды на выходе формирователя, соединенного со схемой задержки СЗ. На выходе схемы задержки в момент времени £$ появится импульс (см.рис.Зк), который возвратит триггер ТгВА в первоначальное состояние.
Возврат триггера ТгВА в первоначальное состояние вызывает:
- появление логической I на выходе схемы совпадений И1 (см.рис.Зм). В результате этого происходит переключение ключей KI2, К13в такое состояние, когда вход интегратора оказывается отключен ным от источника опорного напряжения ИОН;
- замыкание ключей KI6.KI7, в результате чего интегратор ИНТЕГР. х детектор нулевого уровня ДНУ переводятся в режим коррекции дрейфа;
- возврат триггера ТгВЦ в первоначальное состояние (окончание команды В), см.рис.Зл.
Возврат триггера ТгВЦ в первоначальное состояние вызывает:
- замыкание ключа К10^ в результате чего поступление импуль сов генератора счетных импульсов ГСИ на вход счетчика Сч прекраща ет ся. Число импульсов, записанное в счетчике, является мерой изме ряемого напряжения;
- появление на выходе схемы переноса СП импульса ПЕРЕНОС (см.рис.Зк). Импульс ПЕРЕНОС служит для сброса регистра памяти в нулевое (исходное) состояние. В момент времени Ь? , соответствую щий началу среза импульса ПЕРЕНОС, оо схемы СП поступает импульс записи новой информации в регистр памяти (см.рис.Зо).
Импульс записи новой информации производит: - запись в регистр памяти РП результата измерения,зафиксированного в счетчике;
- запись в триггер памяти полярности ТгП ± состояния триггера полярности ТгПЦ. Запись осуществляется через схему ИЛИ2,
Результат измерения, записанный в двоично-десятичном коде в регистре памяти РП дешифратором ДЕШИФР.,преобразуется в десятичный код, а затем индицируется в виде цифр на индикаторе ИНД.
Информация о полярности измеряемого напряжения, записанная в триггере памяти полярности ТгП ±выводится на индикатор полярности ИНД±.Описанный выше процесс повторяется через каждые 200 мс.
На рис.4 показаны эпюры напряжений«поясняющие работу схемы, изображенной на рис. 5, при измерении напряжения отрицательной полярности.
При измерении отрицательного напряжения в течение времени t^- t$ напряжения на выходах интегратора ИНТЕГР. и детектора нулевого уровня ДНУ имеют полярности, противоположные тем, которые имеют место при измерении положительного напряжения (см.рис«4ж,з).Напряжение на входе схемы совпадений ИЗ соответствует логическому О (см. рис.4 и),поэтому команда 9980 со счетчика Сч в момент времени £з не вызывает опрокидывание триггера ТгПА (ом.рис.4 п), последний остается в состоянии , в которое он установлен в момент времени Ьг . Это, как было описано ранее, обеспечивает подготовленность к срабатыванию схемы совпадений И2 # блокировку от срабатывания схемы совпадений III. Поэтому в момент начала обратного интегрирования (время ty) происходит коммутация ключей KI4, KI5 и на вход интегратора ЙНТЕГР. подается отрицательное напряжение с источника опорного напряжения ИОН.
Уважаемый посетитель!
Чтобы распечатать файл, скачайте его (в формате Word).
Ссылка на скачивание - внизу страницы.