Изучение принципов построения и исследование линейных переключательных схем (ЛПС) в устройствах умножения и деления многочленов (Лабораторная работа № 6), страница 2

В кодирующих устройствах циклических кодов большое распространение находят схемы регистров деления, совмещающих операцию деления на фиксированный многочлен с предварительным умножением на одночлен  х r.

В ЛПС на рис. 6.5 показано построение схемы, осуществляющей одновременное умножение на х3  и деление на g(x) = x 3+ x + 1. Многочлен, являющийся в предыдущем примере делимым, представим в виде двух сомножителей а(х) = а 1(х)    х 3 = (х 3 + х2 ) х3. Если теперь на вход схемы (рис. 6.5) поступит многочлен х3 + х2 , то деление а 1(х) х3 на g(x) будет выполнено на 3 такта быстрее, чем в предыдущей схеме, т.е. за 4 такта. Работа ЛПС поясняется таблицей 6.3.

Таблица 6.3.

Номер

Такта

Делимое

(выход)

Состояние ячеек памяти

Частное

(выход)

П1

П2

П3

0

-

0

0

0

-

1

1

1

1

0

1

2

1

1

0

1

1

3

0

1

0

0

1

4

0

0

1

0

0

ОПИСАНИЕ ЛАБОРАТОРНОГО МОДУЛЯ

Данная работа выполняется на модуле “ Кодеры циклических кодов”. Схема модуля представлена на его лицевой панели и на рис. 7.5 в работе ЛР7.

При исследовании ЛПС используются только элементы “ Блока кодера 1” и блока “ Входной код”. На рис.6.6 показан пример реализации схемы умножения, соответствующей ЛПС (рис.6.2). Пунктирной линией показано соединение элементов модуля. В качестве трёх ячеек памяти использованы триггеры Т4, Т6, Т8.

Поскольку к Т6 постоянно подключён сумматор 5, а  в реализуемой схеме его перед второй ячейкой памяти (П2) нет, то сумматор 5 из схемы необходимо исключить.  Для этого один из его входов соединён с общей точкой (корпусом).

К выходу схемы (выход сумматора 9) подключён элемент Т15 , который в каждом такте работы фиксирует символ выходной последовательности, т.е. коэффициенты произведения а(х)* h(x).

На рис. 6.2 этот элемент памяти не показан.

Так как у незадействованных триггеров на выходе будут гореть светодиоды, то чтобы они не отвлекали внимание можно свободные Д-выходы триггеров или входы подключённых к ним сумматоров присоединять к общей точке. Это подключение показано для входных цепей сумматора 1 и Д- входа 12.

Входная последовательность (коэффициенты множимого и делимого) формируется с блока “Входной код”. Последний содержит регистр сдвига Т30-Т33, пять элементов “ И-НЕ”, четыре тумблера для набора информационной последовательности и кнопки “ Запись”, “Пуск” и “Уст. нуля”. Поскольку регистр сдвига содержит только 4 ячейки, то в водимой последовательности ненулевые элементы могут быть только в четырёх старших разрядах, или вводимая информация должна формироваться в несколько этапов.

При работе со схемами деления необходимо открыть конъюнктор 10 (электронный ключ) в цепи ОС. Для этого надо кнопкой “Зан. 1”, расположенной в блоке управления , перевести в рабочее состояние  триггер 38. Эту операцию достаточно провести один раз.