Вопросы по рубежному контролю по модулям по курсу ЭВМ и ВС
Модуль 1
1. Кодирование и передача информации
2. Комбинационная схема, цифровой автомат
3. Логические элементы И – НЕ (переключательная функция, таблица соответствия, временная диаграмма, условно – графическое изображение (УГО));
4. Логические элементы И - ИЛИ – НЕ (переключательная функция, таблица соответствия, временная диаграмма, условно – графическое изображение (УГО));
5. Логические элементы ИЛИ – НЕ (переключательная функция, таблица соответствия, временная диаграмма, условно – графическое изображение (УГО));
6. Логические элементы (переключательная функция, таблица соответствия, временная диаграмма, условно – графическое изображение (УГО));
7. Характеристики логических элементов
8. Асинхронный RS триггер на элементах И - НЕ (переключательная функция, таблица соответствия, временная диаграмма);
9. Асинхронный RS триггер на элементах ИЛИ - НЕ (переключательная функция, таблица соответствия, временная диаграмма);
10. Синхронный RS триггер;
11. Синхронный двух тактный RS триггер;
12. Т – триггеры (переключательная функция, таблица соответствия, временная диаграмма, схема);
13. D – триггеры (переключательная функция, таблица соответствия, временная диаграмма, схема);
14. JK триггеры (переключательная функция, таблица соответствия, временная диаграмма, схема);
15. Однофазные параллельные регистры (схема, УГО);
16. Парафазные параллельные регистры (схема);
17. Сдвигающие последовательные регистры (временная диаграмма, схема);
18. Реверсивные регистры (переключательная функция, схема);
19. Сдвигающие и реверсивные регистры (временная диаграмма, схема);
20. Универсальные регистры (переключательная функция, схема);
21. Счетчики с параллельным переносом (переключательная функция, таблица соответствия, временная диаграмма, схема, УГО);
22. Суммирующий счетчик с последовательным переносом;
23. Вычитающий счетчик с последовательным переносом;
24. Счетчики со сквозным переносом;
25. Организация счетчиков с групповым переносом;
26. Матричный дешифратор (переключательная функция, таблица соответствия, временная диаграмма, схема, УГО);
27. Прямоугольный дешифратор;
28. Каскадный дешифратор;
29. Шифратор;
30. Четырехразрядный мультиплексор;
31. Демультиплексор;
Модуль 2
1. Схема сравнения четырехразрядных чисел;
2. Одноразрядный компаратор;
3. Полусумматор;
4. Одноразрядный полный сумматор;
5. Виды АЛУ;
6. Накапливающее АЛУ;
7. Комбинационное АЛУ;
8. АЛУ для сложения и вычитания чисел с фиксированной запятой;
9. Методы умножения;
10. АЛУ для умножения чисел с фиксированной запятой;
11. Универсальное АЛУ;
12. Семматор универсального АЛУ;
13. Центральное устройство управления процессором (ЦУУ);
14. Блок выборки команд и данных ЦУУ;
15. Блок синхронизации ЦУУ;
16. Блок управления оперативной памятью ЦУУ;
17. Характеристики системы прерывания процессора;
18. Блок прерывания ЦУУ;
19. Иерархическая структура памяти ЭВМ;
20. Адресное сверхоперативное запоминающее устройство (СОЗУ);
21. Ассоциативное СОЗУ;
Модуль 3
1. Структура оперативной памяти;
2. Методы повышения быстродействия ОП;
3. Стековые запоминающие устройства;
4. Постоянные запоминающие устройства программируемые изготовителем;
5. Постоянные запоминающие устройства программируемые пользователем;
6. Перепрограммируемые постоянные запоминающие устройства;
7. Структура магнитооптического диска, принцип считывания – записи;
8. Организация динамического распределения памяти ЭВМ;
9. Блок микропрограммного управления;
10. Структура процессора Р6;
11. Блок предсказания ветвлений Р6;
12. Исполнительные блоки Р6;
13. Структура процессора Power PC;
14. Шины EISA, ISA;
15. Шины AGP, USB, UMA, IEEE;
16. Структура контроллера дисковода;
17. Назначение интерфейсов;
18. Видеоконтроллер;
19. Контроллер клавиатуры;
20. Графические ускорители;
Модуль 4
1. Особенности бработки видеоинформации в ЭВМ;
2. Принцип работы струйных принтеров;
3. Принцип работы лазерных принтеров;
4. Схемы контроля по четности и по нечетности при передаче данных в ЭВМ и сетях;
5. Структура аналоговых вычислительных машин (АВМ);
6. Схемы реализации линейных операций в АВМ;
7. Схемы реализации нелинейных операций в АВМ;
8. Структура гибридных микропроцессоров;
9. Системы реального времени;
10. Сеть Ethernet (сетевая карта, формирователь);
11. Сети Arcnet, Token Ring;
12. Структура сетевой операционной системы, методы защиты информации в сети;
13. Помехоустойчивые коды, физическая среда передачи информации в сетях;
14. Методы определения производительности ЭВМ;
15. Определение надежности ЭВМ;
16. Система и алгоритм диагностики состояния ЭВМ;
17. Перспективы развития памяти ЭВМ;
18. Перспективы развития процессоров ЭВМ.
Уважаемый посетитель!
Чтобы распечатать файл, скачайте его (в формате Word).
Ссылка на скачивание - внизу страницы.