Вар |
Микросхема или схема |
Прим. |
|
1 |
74F538 |
Дешифратор 3x8 (выходы с тремя состояниями) |
|
2 |
4532B |
Приоритетный шифратор 8x3 |
|
3 |
74ALS137 |
Дешифратор 3x8 с регистром адреса |
|
4 |
74F350 (КР1531ИР42) |
Программируемый комбинационный сдвигатель |
|
5 |
74ALS156 (КР1533ИД5) |
Сдвоенный дешифратор 2x4 (выходы с открытым коллектором) |
|
6 |
74ALS298 (КР1533КП13) |
Четырёхразрядный регистр памяти с мультиплексными входами данных |
|
7 |
74HC4724 |
Восьмиразрядный регистр памяти с адресуемыми разрядами |
*1 |
8 |
74LS355 |
Мультиплексор 8®1 с регистрами адреса и данных |
|
9 |
Преобразователь четырёхразрядного двоичного кода в код для семисегментного индикатора с общим анодом. Отображаемые символы: 0..F. Выходы с открытым коллектором. Дополнительный вход BL (гашения). Логика ТТЛ, серия 74ALS. |
||
10 |
74F537 (КР1531ИД22) |
Дешифратор 4x10 (выходы с тремя состояниями) |
|
11 |
74ALS857 |
Шестиразрядный функциональный мультиплексор |
|
12 |
74LS357 |
Мультиплексор 8®1 с регистрами адреса и данных |
|
13 |
Дешифратор 4x16, формирующий на выходах столбик нулей. Количество нулей в столбике определяется кодом, поданным на адресные входы (0...15). Выходы с открытым коллектором. Дополнительные входы: вход разрешения E и вход /L, при подаче на который единицы схема перестаёт реагировать на изменения сигналов на адресных входах, а на выходах сохраняется комбинация, которая была в момент снятия нуля с входа /L. Логика ТТЛ, серия 74ALS. |
||
14 |
74LS354 |
Мультиплексор 8®1 с регистрами адреса и данных |
|
15 |
74LS356 |
Мультиплексор 8®1 с регистрами адреса и данных |
|
16 |
Комбинационный четырёхразрядный циклический сдвигатель влево (реализовать на мультиплексоре). Количество разрядов, на которое производится сдвиг, задаётся при помощи двух адресных входов. Логика ТТЛ, серия 74ALS. |
||
17 |
74LS256 |
Сдвоенный четырёхразрядный регистр памяти с адресуемыми разрядами |
*1 |
18 |
Преобразователь кода для семисегментного индикатора в четырёхразрядный двоичный код. Отображаемые символы: 0..F. Дополнительный вход P: выбор полярности входного кода. Дополнительный выход CV: показывает, что код на выходах действителен, т.е. на входы подан верный семисегментный код цифры от 0 до F. Логика ТТЛ, серия 74ALS. |
||
19 |
74HC4514 |
Дешифратор 4x16 с регистром адреса |
|
20 |
74HC4515 |
Дешифратор 4x16 с регистром адреса |
|
21 |
74LS147 (К555ИВ3) |
Приоритетный шифратор 10x4 |
|
22 |
½ 74F539 |
Дешифратор 2x4 (выходы с тремя состояниями) |
|
23 |
74ALS399 (КР1533КП20) |
Четырёхразрядный регистр памяти с мультиплексными входами данных |
|
24 |
74ALS259 (КР1533ИР30) |
Восьмиразрядный регистр памяти с адресуемыми разрядами |
*1 |
25 |
4019B (К561ЛС2) |
Четырёхразрядный функциональный мультиплексор |
|
26 |
74HC237 |
Дешифратор 3x8 с регистром адреса |
|
27 |
4519B (КР1561КП4) |
Четырёхразрядный функциональный мультиплексор |
|
28 |
74ALS131 |
Дешифратор 3x8 с регистром адреса |
|
29 |
74LS148 (К555ИВ1) |
Приоритетный шифратор 8x3 |
|
30 |
Схема, осуществляющая кодирование трёхразрядного двоичного слова, построенная по схеме «дешифратор‑шифратор». Закон кодирования выбрать самостоятельно (любой). Логика ТТЛ, серия 74ALS. |
*1) В этих микросхемах используются прозрачные DL/R‑триггеры с приоритетом входа L. Поскольку таких триггеров в виде микросхем не выпускается, постройте (синтезируйте) эти триггеры из отдельных логических элементов.
Уважаемый посетитель!
Чтобы распечатать файл, скачайте его (в формате Word).
Ссылка на скачивание - внизу страницы.