Лабораторная работа №7, оделирование JK–триггера, страница 3


На рис. 1 показан один из вариантов использования JK-триггера, а именно двойной (двухтактный) RS-триггер. При объединении входов J и К и подаче общего счётного импульса Т, получается двухтактный Т-триггер. Если использовать внешний дополнительный инвертор, реализующий зависимость К =, то схема будет работать как двухтактный синхронный D-триггер, используемый в качестве задержки на такт в конечных автоматах (КА).

При построении математической конечно-разностной модели схемы, следует учитывать собственные задержки двух асинхронных триггеров LM и EF, которые приходят в устойчивое состояние через два «быстрые» такта. Поэтому, длительность внешних синхронизирующих сигналов С должна быть не менее 2-х тактов (шагов вычисления). Все входные логические функции А, В, Е, F следует вычислять без тактовых задержек.

Моделирование JK -триггера :