Моделирование и исследование работы операционных узлов различных типов с использованием программы Electronics Workbench, страница 7

 


   Если все триггеры находятся в единичном состоянии, то первый из поступивших на вход счетных импульсов последовательно сбросит в нулевое состояние все триггеры, так как все схемы И открыты по одному входу, а время задержки в схеме И существенно меньше, чем время установления одного триггера.

        Быстродействие счетчика может быть увеличено, если использовать схему с параллельными переносами. В таком счетчике tуст = tзад. И  + tуст. тр., т.е. на счетные входы первого и всех последующих триггеров будут поступать импульсы счета практически одновременно ( с задержкой tзад.И ). На рисунке 7.9 приведена схема трехразрядного суммирующего счетчика с параллельными переносами, построенного на RST- триггерах, с информационными входами Хi для предварительной записи информации в счетчик.

Сумматоры

      Сумматором называется узел БЦВМ, предназначенный для суммирования двоичных кодов. При суммировании многоразрядных двоичных чисел осуществляется поразрядное сложение двух слагаемых, начиная с младшего разряда кода, с образованием суммы в каждом разряде и переноса в следующий старший разряд. Сумматоры, предназначенные для сложения одноименных разрядов кодов, называются одноразрядными сумматорами. Одноразрядные сумматоры, соединенные между собой по цепям переносов, составляют многоразрядный сумматор. Большинство сумматоров представляют собой комбинационные схемы, синтез которых осуществляется по правилам алгебры логики.

Работа одноразрядного комбинационного сумматора описывается таблицей истинности, из которой можно получить логические функции для суммы и переноса (см.таблицу 7.1).