Моделирование и исследование работы операционных узлов различных типов с использованием программы Electronics Workbench, страница 12

Задание 4. Исследовать работу суммирующего счетчика в динамическом  режиме. Для этого подключить к счетному входу генератор  импульсов, а к выходам генератора и счетчика - логический анализатор. Схема представлена на рисунке 7.20. Результаты занести в отчет.

Задание 5. Собрать схему полного одноразрядного сумматора на полусумматорах и проверить его работу в статическом режиме. Схема сумматора изображена на рисунке 7.21. Изменяя значения переменных А и В (одноименные разряды чисел) и Р (перенос из младшего разряда) построить таблицу истинности для суммы и переноса в следующий разряд.

Результаты занести в отчет. Сравнить полученные таблицы с таблицами истинности для полного одноразрядного сумматора.

 


Задание 6. Собрать и исследовать схему 3-х разрядного сумматора (рисунок 7.22), задавая разные числа для сложения. Результаты оформить в виде таблицы и занести в отчет.

Задание 7. Собрать и исследовать в статическом режимесхему двоично-десятичного счетчика на микросхемах 7473. Каждая микросхема включает в себя два синхронных JK-триггера с асинхронными входами установки в «0» и

 


прямыми и инверсными выходами триггеров. С помощью переключателя “Spase” имитируется подача на входы “CLK” импульса. При этом на входы установки в «0» в режиме счета должен быть подан высокий уровень напряжения.