Исполняемый адрес извлекается из регистра без его изменения. Адресация, используемая только для указания исходных данных, страница 3

40

Команда микроконтроллера МС68НС705

SWI

относится к командам:

1)  пересылки;

2)  логическим;

3)  управления процессором;

4)  управления переходами.

41

В микропроцессоре TMS320.10 для управления страницами памяти данных служит регистр: 

1)  ARP;

2)  AR0

3)  AR1

4)  DP.

42

В микропроцессоре TMS 320.10 поддерживаются прерывания:

1)  программные;

2)  программные и аппаратные;

3)  аппаратные.

43

В микропроцессоре TMS320.10 управление внешним ЗУ осуществляется сигналом на выводе:        

1) ;

2) ;

3) .

44

В микропроцессоре TMS 320.10 для адресации операнда в памяти данных используют адресацию:

1)  непосредственную;

2)  непосредственную, прямую;

3)  прямую, косвенную;

4)  косвенную, непосредственную.

45

В микропроцессоре TMS 320.10 вспомогательные регистры используют для хранения:

1)  адреса;

2)  адреса, константы;

3)  адреса, константы, команды;

4)  адреса, команды.

46

В микропроцессоре TMS 320.10 вход  служит для обнуления:

1)  аккумулятора;

2)  аккумулятора, программного счетчика;

3)  программного счетчика, шины адреса;

4)  программного счетчика, шины адреса, шины данных.

47

Внутрикристальная магистраль микропроцессора TMS 320.10 включает в себя шины:

1)  адреса, данных;

2)  адреса, команд;

3)  данных, команд.

48

В микропроцессоре TMS 320.10 при пересылки слова из памяти данных в ячейку программной памяти адрес последней определяется содержимым:

1)  вспомогательного регистра;

2)  аккумулятора;

3)  стека.

49

В микропроцессоре TMS 320.10 разрядность регистра Т равна:

1)  32;

2)  16;

3)  12;

4)  8.

50

В микропроцессоре TMS 320.10 шина данных переходит в состояние высокого импеданса (Z-состояние) при подаче сигнала «лог0» на вход:

1) ;

2) ;

3) ;

4) .

51

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

                                                    LARP 0           ;

LARK AR0, 7 ;

ADD* -, 0, 1 ;

SUB* +         ;

содержимое регистра AR0 будет равно:

1)  00Н;

2)  06Н;

3)  07Н;

4)  08Н.

52

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LACK 15 ;

SACL 7   ;

ADD 7, 1 ;

ARP 0      ;

содержимое аккумулятора равно:

1)  15Н;

2)  07Н;

3)  3FН;

4)  08Н.

53

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LARK AR1, 25;

SAR AR1, 23   ;

LAC 23, 1         ;

DMOV 25         ;

содержимое регистра AR1 равно:

1)  23Н;

2)  24Н;

3)  25Н;

4)  26Н.

54

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LARP 1            ;  

LARK AR1, 17;

LARK AE0, 14;

SAR AR1, * -   ;

Содержимое регистра равно:

1)  14Н;

2)  16Н;

3)  17Н;

4)  18Н.

55

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LARK AR1, 08;

SAR AR1, 17    ;

LT 17               ;

MPYK+, 1         ;

содержимое регистра произведения равно:

5)  05Н;

6)  08Н;

7)  17Н;

8)  18Н.

56

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LACK 05;

LARK AR0, 15;

SAR AR0, 21   ;

ADD 21, 2        ;

содержимое AR0 станет равным:

1)  05Н;

2)  15Н;

3)  21Н;

4)  23Н.

57

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

ZAC;

SACL 7;

SACH 8, 0;

NOP         ;

содержимое программного счетчика станет равным:

1)  РС+4;

2)  РС+5;

3)  РС+7;

4)  РС+8.

58

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

IN 27, 5    ;

SUB 27     ;

SACL 28  ;

OUT 2, 28;

содержимое программного счетчика станет равным:

1)  РС+2;

2)  РС+4;

3)  РС+5;

4)  РС+6.

59

В микропроцессоре TMS 320.10 фрагмент программы

LARK AR1, 14;

LARP 1             ;

LAC * -, 1         ;

CALA               ;

Выполняется за … тактов:

1)  4;

2)  5;

3)  6.

60

В микропроцессоре TMS 320.10 после выполнения фрагмента программы

LARP 1;

LARK AR1, 18;

LT * -, 0;

MPY * -, 1        ;

содержимое регистра AR1 становится равным:

1)  18Н;

2)  17Н;

3)  16Н.