Устройство контроля блока имитатора, предназначенного для автоматического контроля работоспособности, страница 5

Счетчики 1,2 осуществляют деление частоты для обеспечения работы канала 1 (2) дешифратора информации (ЯС1-ПЕ095).

Дешифратор информации предназначен для:

декодирования ИЧ;

исправления одиночных и обнаружения двойных ошибок;

выдачи информации на аппаратуру обработки. В ячейке ЯС1-ПЕ095 выполнены схемы двух идентичных каналов.

Каждый двоичный разряд в сигнале ИЧ передается на четырех позициях: две позиции в ИЧ первого повторения и две позиции в ИЧ второго повторения. Позиции разнесены относительно друг друга на 160 мкс. Анализ поступившей информации осуществляется последовательно для каждого разряда. Для этого происходит совмещение во времени всех четырех позиций каждого разряда. Совмещение достигается за счет задержки сигнала ИЧ первого повторения на 160 мкс. Задержка производится с помощью двух двадцатиразрядных регистров 1 и 2. Регистр 1 обеспечивает задержку символов "1" из сигнала ИЧ, а регистр 2 - символов "0".

Если первый канал дешифратора свободен, то схема переключения каналов сформирует сигнал Пр1. Импульсы частоты 500 кГц с выхода счетчика 1 ячейки ЯС1-РБ064 поступают на вход счетчика 1 ячейки ЯС1-ПЕ095. Счетчик осуществляет деление частоты. Импульсы частоты 125 кГц (Тп = 8 мкс) используются для сдвига информации в регистрах 1 и 2. Кроме этого, выходы счетчика 1 подключены к дешифратору 1. Дешифратор формирует ряд сигналов синхронизации.

Для выделения символов 0 из сигнала ИЧ используется входной сигнал ИЧ-0 мкс, поступающий на вход триггера 0. Триггер 0 дополняет регистр 2 до 21-го разряда. Через 160 мкс информация 1 повторения, соответствующая символам 1 в сигнале ИЧ, будет записана в регистр 2. Причем в регистр 2 запишутся сигналы 1 в те разряды, в которых в сигнале ИЧ первого повторения имеются символы 0.

Для выделения символов 1 используется сигнал "ИЧ-4 мкс", поступающий на вход триггера 1. Триггер 1 дополняет регистр 1 до 21-го разряда. В регистр 1 запишутся сигналы уровня в те разряды, в которых в сигнале ИЧ имеются символы 1.

В результате, по окончании приема информации первого повторения с приходом первого разряда информации второго повторения первый разряд первого повторения будет находиться в 20-м разряде регистра 1 (2), а первый разряд второго повторения будет записан на триггер 1 (0). Следующим тактовым импульсом на месте первого разряда первого и второго повторений будет второй разряд и так далее. Эти разряды с выходов 20-го разряда регистра 1 и 2, а также с выходов триггеров 1 и 0 поступают на вход схемы анализа (схемы совпадения 21, 22, схемы "Исключающее ИЛИ" 1, 2, 3, 4 и схема 2И - ИЛИ 1). Данные схемы осуществляют анализ наличия одиночных и двойных ошибок. Одиночными ошибками являются такие ошибки, которые можно исправить. Двойные ошибки исправить нельзя, так как информация искажается в информационной части первого и второго повторений. Через 170 мкс формируется сигнал, устанавливающий триггер ОШ в единичное состояние. После этого начинается анализ сигнала ИЧ первого и второго повторений. Для этого сигнал с единичного выхода триггера ОШ подключает в работу схемы анализа ошибок и разрешает дешифратору формирование по окончании анализа сигналов СГ1 и "Конец обработки".

Обнаружение и исправление одиночных ошибок осуществляется с помощью схем совпадения 21,22. Сигнал, выделенный одной из схем совпадения, поступает на вход S или R триггера 1, устанавливая его в соответствующее состояние в зависимости от результатов анализа.

Если необходимо исправление нуля на единицу, то триггер 1 устанавливается в единичное состояние, в противном случае - наоборот. После анализа данный разряд переписывается в регистр 1. После окончания анализа в регистре 1 будет находиться 20-разрядное слово информации, готовое к выдаче в аппаратуру обработки. Через 328 мкс на выходе дешифратора 1 сформируется сигнал СГ1, поступающий на формирователь информационных стробов, расположенный в ячейке ЯС1-ПК077. Формирователь информационных стробов по сигналу СГ1 формирует сигнал "Счит.1" на регистр 1 ячейки ЯС1-ПЕ095. В результате информация параллельным двадцатиразрядным кодом поступает на аппаратуру обработки.