Сменные платы. Плата доступа SDH. Принципиальная схема и блок-схема прохождения сигналов. Принципиальная схема платы SL64, страница 17

& Техническая деталь:

Способ синхронизации ведущий/ведомый:

Способ синхронизации ведущий/ведомый использует ряд иерархических синхрогенераторов, и синхрогенераторы в каждом классе синхронизируют по синхрогенераторам предыдущего класса. В сети имеется стандарт частоты самого высокого класса, называемый основным тактовым генератором. Основной тактовый генератор должен иметь высокую точность и стабильность и обычно его выбирают из числа Цезиевых стандартов частоты, BITS или высоко-стальных кварцевых генераторов. Затем сигнал основного тактового генератора распределяется по синхрогенераторам более низкого класса, фаза местного синхрогенератора подстраивается к нему цепью фазовой синхронизации. Следовательно, синхрогенераторы в каждом узле в сети синхронизированы с основным (опорным) тактовым генератором.

При синхронизации по способу ведущий/ведомый, синхрогенераторы NE узла вообще имеют следующие три рабочих режима:

n  Режим слежения (захвата)

Режим слежения – это нормальный рабочий режим. При этом местный синхрогенератор подстраивается под принятый сигнал задающего генератора. Здесь под сигналом задающего генератора поднимается сигнал, полученный от центральной станции через линейный интерфейс. Однако он может также быть получен от ведомого синхрогенератора предыдущей станции, работающего в режиме удержания.

n  Режим удержания

При потере сигнала опорного генератора, NE входит в так называемый режим удержания. В этом режиме текущий эталон времени для ведомых синхрогенераторов – запомненная частотная информация до потери контрольных сигналов точного времени. Из-за ограниченного времени хранения NE может поддерживать режим удержания в течение 24 часов, а затем входит в режим свободных колебаний.

& Техническая деталь:

Так как NE в режиме удержания может в течение некоторого периода времени ограничивать различие частот между ведущим и ведомым генератором в пределах очень маленького диапазона, ошибки из-за смещения синхрометок могут поддерживаться в пределах приемлемого уровня.

n  Режим свободных колебаний

Когда ведомый синхрогенератор NE теряет связь с внешним эталоном и запасённый эталон времени также становится недействительным; NE может использовать для работы собственную частоту своего внутреннего кварцевого генератора.

В сети SDH на качество синхронизации влияет ряд факторов. Три главных фактора – состояние сетевого синхрогенератора, коррекции указателей и преобразование полезной нагрузки.

& Техническая деталь:

Ниже дан анализ коррекции указателей согласно опорной модели сети:

Так как сосуществование сети SDH и сети PDH неизбежно, сеть SDH всё ещё служит важным средством для передачи сигналов PDH. Так что ключевая проблема – как найти решение проблемы дрожания и проскальзываний, вызванных коррекцией указателей. Согласно данным опорной модели сети SDH (получены при компьютерном моделировании), почти нет никакой взаимосвязи между частотой коррекции указателя и числом узлов, обрабатывающих указатели. Практически, однако, ёмкость буферной памяти должна быть достаточно большой, чтобы имелись достаточно избыточности для компенсации таких факторов как дрожание сигнала и потери битов.


& Техническая деталь:

Дрожание и проскальзывания, встречающиеся на границе SDH/PDH, главным образом, вызваны коррекцией указателей и преобразованием полезной нагрузки. Поскольку влияние этих двух факторов различно, имеется грубое сравнение между ними. Как известно, коррекция указателя осуществляется байтом или даже тремя байтами (уровень AU-4) как единым блоком, поэтому скачок фазы существенен; тогда как преобразование – процесс переноса бита и дрожание, им вызванное, не будет оказывать накапливающийся эффект в сети SDH. Поэтому можно сделать следующее заключение: дрожание и уход на границе SDH/PDH, главным образом, вызвано коррекцией указателей и масштаб его определяется надёжностью синхронизации в каждом узле.

4) Поток сигналов модуля синхронизации

Прохождение сигналов модуля синхронизации показано на принципиальной схеме платы EXCS (рис.3-18)