Логическое проектирование многовходового цифрового устройства, страница 4

D=(0:2; 1:4; 0:4; 1:4; 0:4; 1:4; 0:4; 1:4; 0:2)1*

J=(0:1; 1:2; 0:2; 1:2; 0:2; 1:2; 0:2; 1:2; 0:2; 1:2; 0:2; 1:2; 0:2; 1:2; 0:2; 1:2; 0:1)1*

            Теперь необходимо ввести контрольные точки, т.е. имена цепей, для которых по окончании моделирования будет построена временная диаграмма. Для этого в основном меню выбираем LOGIC SIMULATION и далее Ord_t. Попав в текстовый редактор набираем файл заказа контрольных точек с расширением .zak. Например:

ORDER*

INPUT, OUTPUT*

INPUT < A, B, C, D, J >

OUTPUT < F>

TEST: 1 – 40*

            Для проведения логического моделирования в основном меню выбираем LOGIC SIMULATION и далее Store. Чтобы получить результаты в графическом виде необходимо выбрать в основном меню LOGIC SIMULATION опцию Graph.