Построение схемы, с использованием 8-входовых мультиплексоров для реализации логической функции:, страница 5

X2

X1

X0

Y0

Y1

Y2

0

0

0

0

0

0

0

0

1

0

0

1

1

0

0

0

1

1

1

0

1

1

1

1

1

1

0

1

1

0

1

1

1

1

0

0

17

Синтезировать схему для реализации системы логических функций

на 8-входовых мультиплексорах

X3

X2

X1

X0

Y0

Y1

Y2

0

1

1

0

0

0

0

0

1

1

1

0

0

1

1

0

0

0

0

1

1

1

0

0

1

1

1

1

1

0

1

0

1

1

0

1

0

1

1

1

0

0

18

Синтезировать схему для реализации системы логических функций

на 4-входовых мультиплексорах

X3

X2

X1

X0

Y0

Y1

Y2

Y3

Y4

Y5

Y6

0

1

1

1

1

1

0

0

0

1

1

0

0

1

1

1

0

1

0

1

1

0

1

1

1

1

1

0

0

1

1

1

0

1

1

19

Синтезировать дешифратор

 в соответствии с таблицей истинности

X2

X1

X0

Y2

Y1

Y0

0

0

0

0

0

1

0

1

0

0

1

1

1

0

0

1

0

1

1

1

0

1

1

1

20

Синтезировать комбинационную схему для преобразования нормального двоичного кода в циклический код Грея.

Использовать дешифратор с прямыми выходами