Структурная организация вычислительной системы на базе процессора ADSP-2181. Программно-логическая модель сигнального процессора ADSP-2181, страница 10

Номер

варианта

Bandpass  (…bp…)

ws1

wp1

wp2

ws2

As

Ap

Порядок

фильтра

wнорм = f/fв

дб

1

0,1

0,2

0,5

0,6

25

0,5

24

2

0,1

0,2

0,5

0,6

25

1

20

3

0,1

0,25

0,45

0,6

25

0,2

19

4

0,3

0,35

0,45

0,5

18

0,8

35

5

0,3

0,4

0,5

0,6

18

0,1

29

6

0,3

0,4

0,6

0,7

20

0,1

30

Номер

варианта

Bandstop  (…bs…)

wp1

ws1

ws2

wp2

As

Ap

Порядок

фильтра

wнорм = f/fв

дб

7

0,25

0,4

0,6

0,75

30

1

16

8

0,25

0,4

0,6

0,75

40

1

20

9

0,25

0,4

0,6

0,75

40

0,2

26

10

0,15

0,3

0,5

0,65

30

0,5

18

11

0,15

0,3

0,5

0,65

30

0,2

22

12

0,05

0,2

0,4

0,65

30

0,1

24

Окончание табл.3

Номер

варианта

Lowpass  (…lp…)

wp

ws

Ap

As

Порядок

фильтра

wнорм = f/fв

дб

13

0,3

0,4

1

30

23

14

0,2

0,3

1

30

23

15

0,1

0,2

1

30

23

16

0,1

0,25

0,1

20

20

17

0,1

0,25

0,1

30

24

18

0,1

0,25

0,8

20

12

Номер

варианта

Highpass  (…hp…)

ws

wp

As

Ap

Порядок

фильтра

wнорм = f/fв

дб

19

0,2

0,3

20

1

18

20

0,1

0,2

20

1

18

21

0,1

0,2

25

1

20

22

0,1

0,2

25

0,5

24

23

0,1

0,3

25

0,5

12

24

0,1

0,3

35

0,5

14

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1.  http://www.analog.com/

2. Руководство пользователя по сигнальным микропроцессорам семейства ADSP-2100: пер. с англ. – СПб.: СПГУ, 1997. – 518 С.

3. Гольденберг Л.М., Матюшкин Б.Д., Поляк М.Н. Цифровая обработка сигналов: учеб. пособие для вузов. – Радио и связь, 1990. – 256 С.

4. Солонина А.И., Улахович Д.А., Яковлев Л.А. Алгоритмы и процессоры цифровой обработки сигналов. – СПб.: БХВ-Петербург, 2001. – 464 С.

5. Сергиенко А.Б. Цифровая обработка сигналов: учеб. пособие.

2-е изд. – СПб.: Питер, 2006. – 751 С.

СОДЕРЖАНИЕ

1.

СТРУКТУРНАЯ ОРГАНИЗАЦИЯ ВЫЧИСЛИТЕЛЬНОЙ

СИСТЕМЫ НА БАЗЕ ПРОЦЕССОРА ADSP-2181.

ПРОГРАММНО-ЛОГИЧЕСКАЯ МОДЕЛЬ СИГНАЛЬНОГО

ПРОЦЕССОРА ADSP-2181…………………………………………..

1

1.1.

Общая структура микропроцессорной системы………………

1

1.2.

Внутренняя структура ADSP-2181…………………………….

3

1.3.

Регистровая модель арифметико-логического

устройства, АЛУ (ALU)……………………………………….....

6

1.4.

Регистровая модель умножителя-накопителя (МАС)

9

1.5.

Регистровая модель устройства сдвига (SHIFTER)……….....

10

1.6.

Организация, функционирование и регистровая

модель устройства микропрограммного

управления (PROGRAM SEQENCER)…………………………

10

Функциональные узлы устройства микропрограммного управления…………....…………………………………………

11

Организация цикла с помощью команды DO UNTIL……

13

Прерывания……………………….........………………………..

13

Управление прерываниями……………………………………

15

1.7.

Регистровая модель генераторов адреса данных

(DATA ADRESS GENERATORS)………………………………

15

2.

ПРОГРАММЫ НА ЯЗЫКЕ АССЕМБЛЕРА

ДЛЯ ПРОЦЕССОРА ADSP-2181…………………………………….

16

2.1.

Структура программ LR2.asm, DFT.asm, FIR.asm ...............

16

2.2.

Директивы ассемблера…………………………………….…..

17

2.3.

Форматы данных…………………………………….………….

18

3.

ПРОГРАММЫ ЛАБОРАТОРНЫХ РАБОТ………………………

20

РАБОТА 1

Знакомство с основами работы с Visual DSP++.

Изучение программно логической модели ADSP-2181…..…….

20

РАБОТА 2

Программная реализация алгоритма ДПФ

на языке ассемблера процессора ADSP-2181………………….

23

РАБОТА 3

Программирование КИХ-фильтра

на языке ассемблера процессора ADSP-2181………………….

27

Исходные данные для расчёта КИХ-фильтра ..............................

30

БИБЛИОГРАФИЧЕСКИЙ СПИСОК………………………………...

31