Моделирование и исследование работы узлов коммутации и контроля с использованием программы Electronics Workbench, страница 15

Схема контроля кодов по четности (нечетности)

Схема позволяет определить четное или нечетное количество единиц в проверяемом коде. Нарушение четности или нечетности свидетельствует о появлении одиночной ошибки, вызванной трансформацией какого-то разряда из 0 в 1 или наоборот.

Логическая функция двух переменных, выполняющей операцию «сложение по mod 2», имеет вид :                          .Функция принимает значение «1» при неравенстве значений переменных, т.е. при нечетной сумме единиц в двух разрядах. Для определения четной суммы единиц необходимо взять инверсию этой функции.

Схема определения нечетности и четности суммы двух  переменных показана на рисунке 8.16.

Схема, приведенная на рисунке 8.16, может быть использована для построения схемы контроля четности и нечетности многоразрядного кода. Пример построения  схемы контроля четности для пятиразрядного кода дан на рисунке 8.17.

Подготовка к выполнению работы

При подготовке к работе необходимо:

1.Повторить теоретический материал, изложенный в данном описании.

2.Повторить  возможности  программы, изложенные  в описании к работе 5.

Порядок выполнения работы

Задание 1. Построить дешифратор на два входа на логических элементах И, проверить его работу в статическом режиме. Схема дешифратора дана на рисунке 8.18.

Убедиться в работоспособности схемы    дешифратора, снять его характеристики и поместить их в отчет.

Задание 2. Исследовать работу микросхемы 74138, представляющей собой дешифратор 3´8 с управляющим входом G1. Для этого собрать схему, показанную на рисунке 8.19. К входам А, В и С подключить генератор слов, а к выходам - логический анализатор.