Средства системной отладки пакета Quartus II

Страницы работы

9 страниц (Word-файл)

Содержание работы

Санкт-Петербургский Государственный Политехнический Университет

_____________________________________________________________________________

Факультет Технической Кибернетики

Кафедра Компьютерных Систем и Программных Технологий

Отчет

по лабораторной работе №1

Средства системной отладки пакета Quartus II

Автоматизированное проектирование дискретных устройств

Работу выполнила: Братолюбова А.И.

группа 3081/2

Преподаватель: Максименко С.Л..

Подпись преподавателя:___________________

Санкт-Петербург

­­­­­­­­­­­­­­­­­­­­­­­­­­2010

Исследование дребезга контактов переключателя с помощью встроенного логического анализатора SignalTap II.

Цель работы:

  • получение навыков анализа простейших процессов с использованием базовых функций встраиваемого логического анализатора SignalTap II пакета Quartus II.
  • исследование реальных характеристик сигналов, получаемых от устройств с механическими контактами.
  1. Создание проекта и доработка схемы

Исследование дребезга механических контактов проводится для некоторого переключателя SWx лабораторного стенда DiLabпо схеме, представленной на рис.1.

Рис 1. Схема для исследования дребезга контактов

Данное устройство обеспечивает передачу сигнала с входного вывода  SWx, к которому подключается заданный переключатель, на выходной вывод LED1, к которому подключен светодиод LED1 лабораторного стенда, отображающий состояние переключателя.

частота тактового генератора = 25МГц;

период тактового сигнала Sinchr (используется для тактирования работы встраиваемого логического анализатора, т.к. процесс переключения механического контакта достаточно медленный): T = 2 мкс.

, , , разрядность = 6

Назначение выводов: исследуемый переключатель лабораторного стенда: SWx = SW2

требуемый вывод микросхемы: L3

  1. Создание файла логического анализатора

После настройки логического анализатора SignalTap II (входной вывод для наблюдения: SW2, условия захвата (TriggerConditions): Basic по фронту сигнала SW2, частота выборки (Clock): Synchr, объем выборки(Sample Depth): ), компиляции и программирования убедились в том, что сигнал с нужного переключателя передается на светодиод.

Определение длительности процесса переключения и количества импульсов дребезга:

0 → 1

1 → 0

длительность

количество импульсов

длительность

количество импульсов

0

0

210

7

39

2

212

10

0

0

206

8

241

5

109

5

222

5

109

8

Похожие материалы

Информация о работе