Тестовые вопросы № 1-486 к промежуточному экзамену по курсу "Микропроцессорные информационно-управляющие системы" (Информационно-управляющая система. Что поступает на вход ССВР при исправной работе вычислительного канала?), страница 4

145 Методом реализации какой стратегии является коллективная ответственность?

146 Методом реализации какой стратегии является защита информации от несанкционированного доступа?

147 Методом реализации какой стратегии является интеллектуальная поддержка принятия решений?

148 Помехоустойчивость - это ...

149 Свойство аппаратуры, обеспечивающее защищенность ее от воздействия внешних электромагнитных влияний называется ...

150 Что является основной причиной возросшего значения обеспечения помехоустойчивости современных микроэлектронных систем обеспечения безопасности?

151 Показателем чего является пороговое напряжение срабатывания?

152 Показателем чего является вероятность сбоев?

153 Методом реализации какой стратегии является подавление электромагнитных помех в источнике возникновения?

154 Методом реализации какой стратегии является понижение восприимчивости к электромагнитным помехам аппаратуры МИУС?

155 Методом реализации какой стратегии является воздействие на паразитный канал проникновения помех?

156 Какой способ решения проблемы построения безопасных микропроцессорных информационно-управляющих систем использовался на начальном этапе разработки таких систем?

157 Какой способ решения проблемы построения безопасных микропроцессорных информационно-управляющих систем используется в настоящее время?

158 Какие виды избыточности при построении МИУС используются наиболее широко?

159 Какой порядковый номер имеет аппаратный уровень защиты от отказов в безопасных системах?

160 Какой порядковый номер имеет информационный уровень защиты от отказов в безопасных системах?

161 Какой порядковый номер имеет программный уровень защиты от отказов в безопасных системах?

162 Какой порядковый номер имеет уровень архитектуры среди уровней защиты от отказов в безопасных системах?

163 Какой порядковый номер имеет уровень интерфейса среди уровней защиты от отказов в безопасных системах?

164 На каком уровне защита осуществляется с помощью элементов с несимметричными отказами, отказоустойчивых и самопроверяемых схем?

165 На каком уровне организуется защита от ошибок информации, хранящейся в памяти и передаваемой по каналам связи и шинам микроэлектронных систем?

166 На каком уровне безопасность обеспечивается программным обеспечением, защищенным от отказов?

167 На каком уровне необходимые показатели безопасности достигаются за счет использования структурного резервирования аппаратуры и программного обеспечения?

168 На каком уровне безопасность обеспечивается применением специализированных безопасных устройств сопряжения с объектом управления?

169 Могут ли мероприятия по защите от отказов на более высоких уровнях защиты компенсировать последствия отказов, возникающих на более низких уровнях?

Тема 3. Безопасные логические элементы

170 В каком случае переход из одного логического состояния в другое называют ложным или нефункциональным?

171 Какие логические элементы называют элементами с несимметричными отказами?

172 Какие логические элементы называют безопасными элементами?

173 Какими методами нельзя достичь несимметричности отказов в логических элементах?

174 Какими методами можно достичь несимметричности отказов в логических элементах?

175 Недопустимыми являются ...

176 Каково предельное значение интенсивности опасных отказов логических элементов?

177 Нужно ли учитывать при разработке логических элементов и анализе безопасности неисправности, интенсивность возникновения которых ниже предельного значения для недопустимых неисправностей?

178 Какой отказ безопасного логического элемента назван защитным отказом?

179 Какой отказ безопасного логического элемента назван опасным отказом?

180 Какой логический элемент построен так, что защитный переход на его выходе происходит немедленно после активизации неисправности без использования контрольных средств?

181 Какой логический элемент построен так, что отказы в его внутренней структуре обнаруживаются по значению выходного сигнала элемента с использованием избыточных контрольных средств, реализующих принятый критерий исправности и переключающих элемент в защитное состояние немедленно после обнаружения отказа?

182 Кто отвечает за безопасность в квазибезопасных логических элементах?