Разработка конструкции полупроводниковых интегральных микросхем

Страницы работы

Содержание работы

1.1. Сравнительные характеристики схемы, изготовленной на дискретных компонентах и полупроводниковой интегральной микросхемы.

Стоимость ППИМС определяется по формуле

Сискр + Скор + См ,      (1)

Где Скр – стоимость ИМС на уровне кристалла/

 Ориентировочно

Скр = (Спл + Соб)/hNис, ,     (2)

где Спл – стоимость материала исходной групповой кремниевой пластины, Соб – стоимость обработки групповой пластины для получения необходимой структуры ИМС, Nис – число ИМС в пределах групповой пластины и h - доля годных ИМС в пределах групповой пластины;

Скор – стоимость корпуса ППИМС;

См  -стоимость монтажа кристалла в корпусе и последующей герметизации.

Стоимость схемы, изготовленной на дискретных компонентах, определяется формулой:

Ссх = NтСт + NDCD + NRCR + Спп + См,   (3)

Где Ст, СD, СR – соответственно, стоимость транзистора, диода и резистора схемы;

СПП-стоимость печатной платы;

CM- стоимость монтажа элементов на печатной плате.

Очевиден выигрыш в стоимостьи при реализации схемы в виде ППИМС.

Размеры ППИМС определяются размерами корпуса ИМС, который выбирается исходя из мощности, теряемой на тепло в разрабатываемой схеме. 34. Размеры схемы, проектируемой на дискретных элементахс учетом ее реализации на печатных платах могут быть расчитанны по формуле

VCX= hM´SПП = hMa(NTST+NDSD+NRSR),     (4)

Где hM – максимальный размер по высоте схемы с дискретными элементами на печатной плате ориентировочно.

hM ~hT + hПП ~ 8+2 =10 мм

где hT – высота транзистора и hПП – толщина печатной платы;

V, SПП – соответственно, объем и площадь схемы; a  - коэффициент неплотности установки элементов на печатной плате, ориентировочно, а =2; ST, SD, SR – соответственно, площади для установки транзисторов, диодов и резисторов на печатной плате, из [2] ST = 10ґ10 MM2,

SD = 13,75ґ3,75 MM2; SR = 10ґ3,75 MM2.

Очевиден выигрыш в занимаемом объеме при реализации схемы в виде ППИМС.

       Масса ППИМС приближенно равна массе корпуса (см. табл.3). Масса схемы, реализованной на дискретных элементах, определяется по формуле

MCX=NTMT+NDMD+NRMR+MПП+NCMП,

где MT,MD,MR - соответственно, массы транзистора, диода и резистора, из [2] MT= 0,6 г, MD=0,3 г, MR=0,15г;

МПП - масса печатной платы, определяемая по формуле

МПП = rПП SПП hПП ,

где rПП ~ 2 г/см3 плотность материала печатной платы, а

sПП и hПП - соответственно, площадь и толщина печатной платы; NC - число паяных соединений; МП - масса одной пайки, определяемая по формуле МП = rПVП, где rП~8,9 г/см3 - плотность материала припоя (ПОС-61) и VП~ мм3 - объем припоя одной пайки.

Очевиден выигрыш по массе при реализации схемы в виде ППИМС. Лучшие энергетические показатели ППИМС достигаются за счет применения в их структуре высококачественных транзисторов (биполярных и полевых полярного типа), которые могут успешно работать в микрорежимах по току.

1.2. Оптимизация параметров электрической схемы.

После изготовления ППИМС не допускают какой-либо корректировки. Поэтому электрическая схема проектируемой ППИМС должна быть тщательно отработана с учетом реальных моделей интегральных компонентов. Анализ и оптимизация параметров схемы качественно усиливаются с применением ЭВМ. При этом экспериментальное исследование схемы заменяют анализом ее математической модели, который осуществляют с помощью ЭВМ. Совокупность технических средств и машинных программ образуют автоматизированную систему проектирований электрических схем [3].

1.3. Разработка конструкции полупроводниковых интегральных микросхем

Процесс конструирования ППИМС состоит из следующих этапов:

-  определение физических параметров элементо ППИМС и их электрических параметров,

-  выбор и обоснование размеров полупроводниковой подложки (кристалла),

-  размещение элементов в пределах кристалла и разработка топологической схемы,

-  выбор и обоснование корпуса,

-  анализ теплового режима,

-  составление конструкторской документации.

2. ПРОЕКТИРОВАНИЕ ИНТЕГРАЛЬНОГО БИРОЛЯРНОГО ТРАНЗИСТОРА

Изоляция транзисторов, диодоы, резисторов, конденцаторов в пределах полупроводникового кристалла может быть решина в двух вариантах: с помощью обратносмещенного p-n перехода или с помощью изолирующего слоя Sio2. Изоляция с помощью p-n переходатехнически достигается усложнением трехслойной транзисторной структуры n-p-n (или p-n-p) до четырехслойной n-p-n-p за счет дополнительной операции диффузий. Основным способом получения n-p-n-p структуры является эпитаксиально-диффузионный способ [4], реализация которого для типового интегрального транзистора дана на рис.I . На


Страница 10.

групповой пластине диаметром около 30 мм p - типа с эпитаксиальным слоем n - типа на пластине

30 (20КЭФ-0,5)/(200 КDБ-10,0)

Похожие материалы

Информация о работе