Краткое изложение лекций по дисциплине: «Цифровые устройства и микропроцессоры», страница 2

END– указание конца текста программы

EQU– присваивание значения символическому имени

SET– установление значения символическому имени

DBопределение значения байта по текущему адресу ассемблирования

DW - определение значения слова по текущему адресу ассемблирования

DS– резервирование определенного числа байт в ЗУ по текущему адресу ассемблирования

MACRO– заголовок определения макрокоманды

ENDM конец определения макрокоманды


Классификация МП комплектации

1. по технологии изготовления

2. по типу архитектуры

3. по назначению

4. по разрядности обработанных данных

5. по виду обработанной информации

6. по виду обработанной информации

7. по виду временной организации работы

Разработка архитектуры МПС включает в себя

1.  разработку архитектуры процессора

2.  разработку архитектуры запоминающих устройств

3.  разработку архитектуры устройства ввода/вывода

Типы архитектуры процессора (ПР)

1.  секционные        однокристаллические            однокристалические ЭВМ

Архитектура Intel 80586

2 целочисленных 32-х разрядных АЛУ; внутренняя КЕШ память команд и данных 8Кб, 64 разрядная внешняя шина данных, конвеерный процессор с плавающей точкой (в его составе аппаратный умножитель., сумматор, делитель), схема прогнозирования ветвлений, буфер упреждающей выборки, блок регистров.


Б.2

1.) Какой тип запоминающего устройства формирует сигнал MEMR и MEMW.

О: Оперативно запоминающее устройство (ОЗУ) (УА в составе УУ)

2.) Какое адресное пространство можно записать в процессор 580 и почему   О: от 0 до (216-1), т.к разрядность адреса 16 бит.

5.) Пересылка команд

а.) прямая  б.) косвенная  в.) непосредственная  г.) прямая регистровая          д.) косвенная регистровая.

7.) Классификация МП комплектации

а.) по технологии изготовления  б.) по типу архитектуры  в.) по назначению  г.) по разрядности обработанных данных  д.) по виду обработанной информации  е.) по числу одновременного выполнения команд  ж.) по виду временной организации работы.

9.) DCRH  Исходные данные Z=1, A=7025. Что после?

H=7024, Z=0

10.) Ret    О.  PC   SP 

Б.3

3.) Отличие команд DCXD и DCRD

О: DCX D содержимое пары D уменьшается на «1», флаги не изменяются;

     DCR D регистр D уменьшается на «1», может изменятся флаг С.

4.) 37Q+37Q=76Q (Q-восьмеричная система счисления)

5.) 0028

6.) Классификация МП по разрядности обработки данных

О: 2,4,8,16,32,64 – разрядная

7.) ПЗУ: масочное, программируемое

     ППЗУ: с электрическим, с ультрафиолетовым стиранием

     ОЗУ: статические, динамические

8.) Определение байта по текущему адресу ассемблирования

О: DB

9.) Счетчик, сравнение, переход по условию

10.) Инвертирование, прибавление …00111

Б.4

1.) Перемножение 2-х чисел

2.) Как изменится содержимое регистра при выполнении команды INRB, INXB

О:  INR B        увеличении регистра B на 1, может изменятся флаг С

      INX B        увеличение пары регист B на 1, флаги не изменяются

3.) Типы архитектуры

О:  а.) секционные  б.) однокристалические ЭВМ