Структурная схема обработки данных решающим автоматом, страница 17

В первом такте управляющий автомат находится в ячейки 000:0. Следующий адрес – условный – по адресу 001:?. В первом такте внутренняя шина равна во всех разрядах равна нулю.

С приходом синхросигнала управляющий автомат переходит на ячейку по адресу 001:1. Сигнал RE=1. В единицу устанавливаются сигналы записи с линии данных первого слагаемого в U1 и выбирается следующий условный адрес: 010.

В третьем такте происходит загрузка данных с линии D0-D15 в U3 и выбор условного адреса 011.

В четвертом такте устанавливаются линии для: коммутации U1 и U3 на сумматор, перевода U9 и U11 в режим фиксации данных и выбирается безусловный адрес 000:1.

В пятом такте устанавливается на внутренней шине данных сигнал разрешения выходного селектора, который коммутирует выход U9 на D0-D15 и устанавливается условный адрес 111.

В шестом такте происходит возврат на начало алгоритма через условный адрес 000.