Рабочая программа по дисциплине "Вычислительные машины, системы и сети", страница 3

15.Однофазные параллельные регистры (схема, УГО)

16.Пара фазные параллельные регистры (схема)

17.Сдвигающие последовательные регистры (временная диаграмма, схема)

18.Реверсивные регистры (переключательная функция, схема)

19.Сдвигающие и реверсивные регистры (временная диаграмма, схема)

20.Универсальные регистры (переключательная функция, схема)

21.Счетчики с параллельным переносом (переключательная функция, таблица соответствия, временная диаграмма, схема, УГО)

22.Суммирующий счетчик с последовательным переносом

23.Вычитающий  счетчик с последовательным переносом

24.Счетчики со сквозным переносом

25.Организация счетчиков с групповым переносом

26.Матричный дешифратор (переключательная функция, таблица соответствия, временная диаграмма, схема, УГО)

27.Прямоугольный дешифратор

28.Каскадный дешифратор

29.Шифратор

30.Четырехразрядный мультиплексор

31.Демультиплексор

Модуль 2

1.  Схема сравнения четырехразрядных чисел

2.  Одноразрядный компаратор

3.  Полусумматор

4.  Одноразрядный полный сумматор

5.  Виды АЛУ

6.  Накапливающее АЛУ

7.  Комбинационное АЛУ

8.  АЛУ для сложения и вычитания чисел с фиксированной запятой

9.  Методы умножения

10.  АЛУ для умножения чисел с фиксированной запятой

11.  Универсальное АЛУ

12.  Сумматор универсального АЛУ

13.  Центральное устройство управления процессором (ЦУУ)

14.  Блок выборки команд и данных ЦУУ

15.  Блок синхронизации ЦУУ

16.  Блок управления оперативной памятью ЦУУ

17.  Характеристики системы прерывания процессора

18.  Блок прерывания ЦУУ

19.  Иерархическая структура памяти ЭВМ

20.  Адресное сверхоперативное запоминающее устройство (СОЗУ)

21.  Ассоциативное СОЗУ

Модуль 3

         1. Структура оперативной памяти

         2. Методы повышения быстродействия ОП

         3.Стековые запоминающие устройства;

         4. Постоянные запоминающие устройства программируемые изготовителем

         5.Постоянные запоминающие устройства программируемые пользователем

         6.Перепрограммируемые постоянные запоминающие устройства

         7.Структура магнитооптического диска, принцип считывания – записи

         8.Организация динамического распределения памяти ЭВМ

         9. Блок микропрограммного управления

        10. Структура процессора Р6

        11.Блок предсказания ветвлений Р6

        12. Исполнительные блоки Р6

        13.Структура процессора Power PC

        14.Шины EISA, ISA

        15. Шины AGP, USB, UMA, IEEE

        16.  Структура контроллера дисковода

        17. Назначение интерфейсов

        18. Видеоконтроллер

        19. Контроллер клавиатуры

        20.Графические ускорители

Модуль 4

1.  Особенности обработки видеоинформации в ЭВМ

2.  Принцип работы струйных принтеров

3.  Принцип работы лазерных принтеров

4.  Схемы контроля по четности и по нечетности при передаче данных в ЭВМ и сетях

5.  Структура аналоговых вычислительных машин (АВМ)

6.  Схемы реализации линейных операций в АВМ

7.  Схемы реализации нелинейных операций в АВМ

8.  Структура гибридных микропроцессоров

9.  Системы реального времени

10. Сеть Ethernet (сетевая карта, формирователь)

11. Сети Arcnet, Token Ring

12. Структура сетевой операционной системы, методы защиты информации в сети

13. Помехоустойчивые коды, физическая среда передачи информации в сетях

14. Методы определения производительности ЭВМ

15. Определение надежности ЭВМ

16. Система и алгоритм диагностики состояния ЭВМ

17. Перспективы развития памяти ЭВМ

18. Перспективы развития процессоров ЭВМ

 Вопросы к экзаменам

1.  Логические элементы. Таблицы соответствия, переключательные функции.

2.  КНФ и ДНФ переход от одной формы к другой

3.  СКНФ и СДНФ  переход от одной формы к другой

4.  Карты Карно

5.  RS триггер на элементах И-НЕ

6.  RS триггер на элементах ИЛИ-НЕ

7.  Синхронный двухтактный RS – триггер

8.  Т – триггер

9.  Д- триггер

10. JK – триггер

11.  Регистры последовательный и параллельный

12. Трехразрядный последовательный регистр

13. Универсальный регистр

14. Суммирующий счетчик с последовательным переносом

15. Вычитающий счетчик с последовательным переносом

16. Трехразрядный реверсивный счетчик на 2-х тактном Т-триггере

17. Счетчик со сквозным переносом

18. Кольцевой счетчик

19. Дешифраторы

20. Прямоугольный дешифратор.

21. Каскадный дешифратор.

22. Шифраторы

23. Сумматоры

24. Устройства сравнения

25. Мультиплексоры

26. Демультиплексоры

27. ЗУ ЭВМ. Иерархическая структура памяти ЭВМ

28. ЗУ с непосредственной адресацией

29. Сверхоперативное ЗУ с непосредственной адресацией

30. Ассоциативное ЗУ

31. СОЗУ с ассоциативной адресацией

32. Комбинационное АЛУ магистрального типа

33. Накапливающее АЛУ

34. 16-разрядное универсальное АЛУ.

35. АЛУ для сложения чисел с фиксированной запятой

36. АЛУ для умножения чисел с фиксированной запятой

37. Четыре способа умножения чисел с фиксированной запятой в АЛУ

38. Устройство управления оперативной памятью

39. Материнская плата стандарта АТХ

40. Организация конвейера процессора

41. Основные особенности шины стандарта РСI

42. Блок прерываний процессора

43. Топология материнской платы

44. Структура процессора Atlon MP

45. Основные уровни вычислительных систем

46. Основные особенности шины стандарта PCI Express.

47. Особенности процессоров семейства Р-6

48. Классификация вычислительных систем

49. Структура и основные особенности процессоров

50. Система прерываний процессоров

51. Основные особенности семейства Р-7

52. Отличительные особенности процессоров

53. Основные параметры надежности ССОИ

54. Топологии вычислительных сетей

55. История развития материнских плат

56. Флаги языка Ассемблер

57. Структура и основные особенности процессоров

58. Блок синхронизации

59. Команды условного ветвления и основные оператора языка Ассемблер.

60. Блок ускорения обработки видеоинформации

61. Структура Pentium 4.

62. Устройство управления оперативной памятью

63. Организация конвейера процессора.

64. Структура контроллера дисковода

65. Видеоконтроллер

66. Контроллер клавиатуры

67. Графические ускорители